Wynik wyszukiwania
Zapytanie: UKŁAD SCALONY
Liczba odnalezionych rekordów: 16



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/16
Nr opisu: 0000123819
Analiza przegrzewania się mikrourządzeń w elektronice.
[Aut.]: Paweł Witek, Jolanta Dziatkiewicz.
W: Metody komputerowe - 2018. Studencka konferencja naukowa, Gliwice, maj 2018. Instytut Mechaniki i Inżynierii Obliczeniowej. Wydział Mechaniczny Technologiczny. Politechnika Śląska. Gliwice : Instytut Mechaniki i Inżynierii Obliczeniowej. Wydział Mechaniczny Technologiczny. Politechnika Śląska, 2018, s. 77-80, bibliogr. 3 poz.

układ scalony ; nagrzewanie ; metoda różnic skończonych

integrated circuit ; heating ; finite difference method

2/16
Nr opisu: 0000091808   
Designing of test pattern generators for stimulation of crosstalk faults in bus-type connections.
[Aut.]: Tomasz Garbolino.
W: Proceedings of the 2014 IEEE 17th International Symposium on Design and Diagnostics of Electronic Circuits and Systems. DDECS, Warsaw, Poland, April 23-25, 2014. Eds.: Witold Pleskacz, Michel Renovell, Dominik Kasprowicz, Lukas Sekanina, Serge Bernard. Piscataway : Institute of Electrical and Electronics Engineers, 2014, s. 270-273, bibliogr. 22 poz.

układ scalony ; przesłuch ; generator obrazu kontrolnego ; system jednoukładowy ; wbudowane samotestowanie

integrated circuit ; crosstalk ; test pattern generator ; System on Chip ; built-in self test

3/16
Nr opisu: 0000085759
Rozwiązania.
[Aut.]: Tomasz Szewc.
W: Podstawy ochrony własności intelektualnej. Praca zbiorowa. Pod red.: Małgorzaty Baron-Wiaterek, Piotra Horosza, Tomasza Szewca. Gliwice : Wydaw. Politechniki Śląskiej, 2013, s. 72-99

wynalazek ; wzór użytkowy ; wzór przemysłowy ; układ scalony ; patent ; prawo autorskie ; ochrona własności przemysłowej

invention ; utility model ; industrial design ; integrated circuit ; patent ; copyright law ; industrial property protection

4/16
Nr opisu: 0000088962
Analiza poziomu pól elektromagnetycznych promieniowanych przez układy z radiatorami.
[Aut.]: Krzysztof Bernacki, Artur Noga, T. Woźnica.
W: Krajowa Konferencja Radiokomunikacji, Radiofonii i Telewizji. KKRRiT 2012, Gdańsk, 14-16 maja 2012. [Dokument elektroniczny]. Warszawa : Wydaw. Czasopism i Książek Technicznych SIGMA-NOT, 2012, dysk optyczny (CD-ROM) s. 273-275, bibliogr. 9 poz.
CD-ROM stanowi dodatek do czasopisma Przegląd Telekomunikacyjny. Wiadomości Telekomunikacyjne 2012 vol. 85, nr 4

radiator ; układ scalony ; natężenie pola elektromagnetycznego

radiator ; integrated circuit ; electromagnetic field intensity

5/16
Nr opisu: 0000059457   
Analiza niejednorodnej linii transmisyjnej w środowisku SPICE.
[Aut.]: Jacek Izydorczyk.
Gliwice : Wydaw. Politechniki Śląskiej, 2010, 223 s., bibliogr.
(Monografia ; [Politechnika Śląska] nr 276)
Rozprawa habilitacyjna

niejednorodna linia transmisyjna ; SPICE ; układ scalony

nonuniform transmission line ; SPICE ; integrated circuit

6/16
Nr opisu: 0000042995
Aspekty działania magistrali 1-wire.
[Aut.]: Grzegorz Baron, Gabriel Drabik.
W: Modele i zastosowania systemów czasu rzeczywistego. Praca zbiorowa. Pod red. Z. Mazura, Z. Huzara. Warszawa : Wydaw. Komunikacji i Łączności, 2008, s. 325-332, bibliogr.

transmisja danych ; układ scalony ; sieć połączeń ; magistrala 1-wire ; topologia szyny ; topologia gwiazdy ; topologia grzebienia ; i-button

data transmission ; integrated circuit ; interconnection network ; 1-wire bus ; linear topology ; star topology ; stubbed topology ; i-button

7/16
Nr opisu: 0000023173   
Generatory par testowych dla układów cyfrowych. Rozprawa doktorska.
[Aut.]: Tomasz Rudnicki.
Gliwice, 2006
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Andrzej** Hławiczka

generator tekstu ; uszkodzenie opóźnieniowe ; układ scalony ; liniowy rejestr liczący ; układ cyfrowy ; pary testowe

text generator ; delay fault ; integrated circuit ; line numbering register ; digital circuit ; two-pattern testing

8/16
Nr opisu: 0000022298
Komputerowo wspomagane projektowanie systemów mikroelektronicznych. Cz. 1.
[Aut.]: Lech** Znamirowski.
Gliwice : Wydaw. Politechniki Śląskiej, 2006, 435 s., bibliogr.
Skrypt nr 2377

projektowanie wspomagane komputerowo ; mikroelektronika ; VLSI ; układ scalony ; układ reprogramowalny

computer aided design ; microelectronics ; VLSI ; integrated circuit ; reprogrammable system

9/16
Nr opisu: 0000022297
Komputerowo wspomagane projektowanie systemów mikroelektronicznych. Cz. 2.
[Aut.]: Lech** Znamirowski, Adam Ziębiński, Mirosław** Skrzewski, Ryszard* Pawłowski, S. Warecki.
Gliwice : Wydaw. Politechniki Śląskiej, 2006, 297 s., bibliogr.
Skrypt nr 2378

projektowanie wspomagane komputerowo ; mikroelektronika ; VLSI ; układ scalony ; obwód drukowany

computer aided design ; microelectronics ; VLSI ; integrated circuit ; printed circuit board

10/16
Nr opisu: 0000031721
Pomiar prędkości w układzie o dwóch stopniach swobody.
[Aut.]: S. Ciszewski, Zbigniew* Pilch, Marcin Szczygieł.
W: VIII International PhD Workshop. OWD '2006, Wisła, 21-24 X 2006. [Dokument elektroniczny]. [B.m.] : [b.w.], 2006, dysk optyczny (DVD) s. 209-212, bibliogr. 7 poz.

pomiar prędkości ; układ o dwóch stopniach swobody ; układ scalony

speed measurement ; two degree of freedom system ; integrated circuit

11/16
Nr opisu: 0000032225
Pomiar prędkości w układzie o dwóch stopniach swobody.
[Aut.]: S. Ciszewski, Zbigniew* Pilch, Marcin Szczygieł.
W: VIII Międzynarodowe Warsztaty Doktoranckie = VIII International PhD Workshop. OWD '2006, [Wisła, 21-24 October 2006]. Vol. 2. Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej [i in.]. [Gliwice] : Komitet Organizacyjny Sympozjum PPEE i Seminarium BSE, 2006, s. 209-212, bibliogr. 7 poz. (Archiwum Konferencji PTETiS ; vol. 22)

pomiar prędkości ; układ o dwóch stopniach swobody ; układ scalony

speed measurement ; two degree of freedom system ; integrated circuit

12/16
Nr opisu: 0000006305
A comparative analysis of continuous- and discrete-time field programmable analogue arrays.
[Aut.]: Adam** Błaszkowski, Władysław** Ciążyński, M. Garlicki, Józef Kulisz.
W: Programmable devices and systems 2003. (PDS 2003). A proceedings volume from the 6th IFAC Workshop, Ostrava, Czech Republik, 11-13 February 2003. Ed. by: V. Srovnal, K. Vlcek. Oxford : Pergamon Press, 2003, s. 183-188, bibliogr. 9 poz.

analogowe projektowanie obwodów ; projektowanie komputerowe ; programowalna matryca analogowa ; układ scalony ; sygnał próbkujący

analog circuits design ; computer design ; Field Programmable Analog Array ; integrated circuit ; sampled-data signal ; solid state cells

13/16
Nr opisu: 0000006311
Modifications of macro-cells that facilitate utilization of logic resources included into programmable structures.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Programmable devices and systems 2003. (PDS 2003). A proceedings volume from the 6th IFAC Workshop, Ostrava, Czech Republik, 11-13 February 2003. Ed. by: V. Srovnal, K. Vlcek. Oxford : Pergamon Press, 2003, s. 395-400, bibliogr. 16 poz.

sterowanie cyfrowe ; logika boolowska ; sprzęt komputerowy ; logika systemu binarnego ; asynchroniczna logika sekwencyjna ; układ scalony

digital control ; boolean logic ; hardware ; binary logic system ; asynchronous sequential logic ; integral circuit

14/16
Nr opisu: 0000098303
Modifications of macro-cells that facilitate utilization of logic resources included into programmable structures.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: IFAC Workshop on Programmable Devices and Systems. PDS 2003, Ostrava, Czech Republik, February 11th-13th, 2003. Preprints. Ostrava : VSB - Technicka univerzita Ostrava, 2003, s. 98-103, bibliogr. 16 poz.

sterowanie cyfrowe ; logika boolowska ; sprzęt komputerowy ; logika systemu binarnego ; asynchroniczna logika sekwencyjna ; układ scalony

digital control ; boolean logic ; hardware ; binary logic system ; asynchronous sequential logic ; integral circuit

15/16
Nr opisu: 0000013204   
Modyfikacja opisu widmowego układów dyskretnych przetwarzających sygnały analogowe. Rozprawa doktorska.
[Aut.]: Józef Kulisz.
Gliwice, 2003, 161 s., [1] k. tabl., bibliogr. 78 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Zdzisław Filus

układ scalony ; układ cyfrowy ; przetwarzanie sygnałów ; sygnał analogowy ; sygnał cyfrowy ; sygnał dyskretny ; mikroelektronika ; układ hybrydowy

integrated circuit ; digital circuit ; signal processing ; analog signal ; digital signal ; discrete signal ; microelectronics ; hybrid system

16/16
Nr opisu: 0000086186
Badanie konwekcyjnej wymiany ciepła do małych płaskich elementów elektronicznych do otoczenia.
[Aut.]: Stanisław Kucypera, Janusz Skorek, Edward** Kostowski.
W: Materiały IX Sympozjum Wymiany Ciepła i Masy, Augustów, 1995. T. 1. Augustów : [b.w.], 1995, s. 473-482, bibliogr. 6 poz.

konwekcja ; układ scalony ; chłodzenie ; odprowadzanie ciepła

convection ; integrated circuit ; cooling ; heat abstraction

stosując format:
Nowe wyszukiwanie