Wynik wyszukiwania
Zapytanie: SYSTEM WIELOPROCESOROWY
Liczba odnalezionych rekordów: 19



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/19
Nr opisu: 0000100887
High level model of time predictable multitask control unit.
[Aut.]: Ł. Golly, Adam Milik, Andrzej Pułka.
W: [13th] IFAC Conference on Programmable Devices and Embedded Systems. PDeS 2015, Cracow, May 13th - 14th, 2015. Preprints. [B.m.] : [b.w.], 2015, s. 357-362, bibliogr. 18 poz.
Toż na CD-ROM

system czasu rzeczywistego ; system wbudowany ; system wieloprocesorowy ; przetwarzanie potokowe ; równoległość ; wielowątkowość ; wielozadaniowość ; urządzenia przewidywalne czasowo

real-time system ; embedded system ; multiprocessing system ; pipelining processing ; parallelism ; concurrency ; multithreading ; multitasking ; time predictable machine

2/19
Nr opisu: 0000101939   
High level model of time predictable multitask control unit.
[Aut.]: Ł. Golly, Adam Milik, Andrzej Pułka.
-IFAC-PapersOnLine 2015 vol. 48 iss. 4, s. 348-353, bibliogr.
Referat wygłoszony na: 13th IFAC and IEEE Conference on Programmable Devices and Embedded Systems PDES 2015. Ed. by Adam Milik. Punktacja MNiSW 5.000

system czasu rzeczywistego ; system wbudowany ; system wieloprocesorowy ; przetwarzanie potokowe ; równoległość ; współbieżność ; wielowątkowość ; wielozadaniowość ; urządzenia przewidywalne czasowo

real-time system ; embedded system ; multiprocessing system ; pipelining processing ; parallelism ; concurrency ; multithreading ; multitasking ; time predictable machine

3/19
Nr opisu: 0000095370   
Probabilistic elements in analysis of performance of multiprocessor systems.
[Aut.]: Krzysztof Taborek, Edward** Hrynkiewicz.
-Bull. Pol. Acad. Sci., Tech. Sci. 2014 vol. 62 no. 4, s. 765-771, bibliogr. 22 poz.. Impact Factor 0.914. Punktacja MNiSW 25.000

system wieloprocesorowy ; analiza wydajności ; model kolejkowy ; układ arbitrażu

multiprocessor system ; performance analysis ; queueing model ; arbitration circuit

4/19
Nr opisu: 0000091696   
Wielozadaniowy system operacyjny komunikatora systemu diagnostyki cieplnej budynków.
[Aut.]: Jerzy** Jakubiec, Roman** Żurkowski.
-Pomiary Autom. Kontr. 2014 vol. 60 nr 4, s. 228-232, bibliogr. 10 poz.. Punktacja MNiSW 11.000

system pomiarowy ; diagnostyka cieplna budynku ; system operacyjny ; mikrokontroler ; system wieloprocesorowy

measurement system ; thermal diagnostics ; operating system ; microcontroller ; multiprocessing system

5/19
Nr opisu: 0000093819
Probablistyczne elementy w analizie wydajności systemów wieloprocesorowych.
[Aut.]: Krzysztof Taborek, Edward** Hrynkiewicz.
W: Dwunasta Krajowa Konferencja Elektroniki, [Darłowo, 10-13.06.2013]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2013, s. 80 + tekst na CD-ROM
Pełny tekst na CD-ROM

analiza wydajności ; model kolejkowy ; system wieloprocesorowy

performance analysis ; queueing model ; multiprocessing system

6/19
Nr opisu: 0000074656   
Analityczna metoda opisująca działanie układów arbitrażu z rotacją priorytetów.
[Aut.]: Krzysztof Taborek.
-Elektronika 2012 R. 53 nr 10, s. 76-78, bibliogr. 8 poz.. Punktacja MNiSW 6.000

klient ; system wieloprocesorowy ; układ arbitrażu ; wydajność ; rotacja priorytetów

client ; multiprocessor system ; queueing model ; efficiency ; priority rotation

7/19
Nr opisu: 0000082703
Analityczna metoda opisująca działanie układów arbitrażu z rotacją priorytetów.
[Aut.]: Krzysztof Taborek.
W: Jedenasta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-14.06.2012]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2012, s. 78
Pełny tekst na CD-ROM

klient ; system wieloprocesorowy ; układ arbitrażu ; wydajność ; rotacja priorytetów

client ; multiprocessor system ; arbitration circuit ; efficiency ; priority rotation

8/19
Nr opisu: 0000082081
Dynamic rescheduling of tasks in time predictable embedded systems.
[Aut.]: Andrzej Pułka, Adam Milik.
W: Proceedings of 11th IFAC/IEEE International Conference on Programmable Devices and Embedded Systems. PDeS'2012, Brno, May 23th-25th, 2012. [Brno] : [Brno University of Technology. Faculty of Electrical Engineering and Communication], 2012, s. 280-285, bibliogr. 13 poz.

system czasu rzeczywistego ; system wbudowany ; system wieloprocesorowy ; równoległość ; współbieżność ; wielotorowość ; wielozadaniowość

real time system ; embedded system ; multiprocessing system ; parallelism ; concurrency ; multithreading ; multitasking

9/19
Nr opisu: 0000068426   
Analityczna metoda wyznaczania wydajności systemów wieloprocesorowych.
[Aut.]: Krzysztof Taborek.
-Prz. Elektrot. 2011 R. 87 nr 10, s. 72-75, bibliogr. 7 poz.. Impact Factor 0.244. Punktacja MNiSW 15.000

model kolejkowy ; system wieloprocesorowy ; układ arbitrażu

queueing model ; multiprocessor system ; arbitration circuit

10/19
Nr opisu: 0000082088
Analityczna metoda wyznaczania wydajności systemów wieloprocesorowych.
[Aut.]: Krzysztof Taborek.
W: Dziesiąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 05-09.06.2011]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2011, s. 68
Pełny tekst na CD-ROM

model kolejkowy ; system wieloprocesorowy ; układ arbitrażu ; wydajność

queueing model ; multiprocessor system ; arbitration circuit ; efficiency

11/19
Nr opisu: 0000082644
System wieloprocesorowy do badania układów arbitrażu - rozwiązanie sprzętowe.
[Aut.]: Krzysztof Taborek, Edward** Hrynkiewicz.
W: Dziewiąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 30.05-02.06.2010]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2010, s. 65
Pełny tekst na CD-ROM

FPGA ; mikroprocesor ; system wieloprocesorowy ; układ arbitrażu ; wydajność systemu ; pamięć globalna

FPGA ; microprocessor ; multiprocessor system ; arbitration circuit ; system efficiency ; global memory

12/19
Nr opisu: 0000059499   
System wieloprocesorowy do badania układów arbitrażu. Rozwiązanie sprzętowe.
[Aut.]: Krzysztof Taborek, Edward** Hrynkiewicz.
-Elektronika 2010 R. 51 nr 9, s. 48-51, bibliogr. 8 poz.

FPGA ; mikroprocesor ; pamięć globalna ; system wieloprocesorowy

FPGA ; microprocessor ; global memory ; multiprocessor system

13/19
Nr opisu: 0000052107   
Nierównomierne obciążenie procesorów w systemie wieloprocesorowym.
[Aut.]: Krzysztof Taborek, Zdzisław* Pogoda.
-Elektronika 2009 R. 50 nr 10, s. 60-63, bibliogr. 6 poz.

system wieloprocesorowy ; mikroprocesor ; wydajność systemu

multiprocessor system ; microprocessor ; system efficiency

14/19
Nr opisu: 0000050843   
Wielordzeniowa jednostka centralna sterownika logicznego z czasowo-deterministycznym oprogramowaniem.
[Aut.]: Adam Milik, Andrzej Pułka.
-Pomiary Autom. Kontr. 2009 vol. 55 nr 8, s. 681-683, bibliogr. 6 poz.

sterownik programowalny ; PLC ; maszyna deterministyczna czasowo ; FPGA ; system wieloprocesorowy

programmable logic controller ; PLC ; precision timed CPU ; FPGA ; multiprocessor system

15/19
Nr opisu: 0000043112   
Równomierne obciążenie procesorów w systemie wieloprocesorowym.
[Aut.]: Krzysztof Taborek, Zdzisław* Pogoda.
-Elektronika 2008 R. 49 nr 11, s. 190-192, bibliogr. 7 poz.

procesor ; obciążenie równomierne ; system wieloprocesorowy ; wydajność systemu

processor ; regular load ; multiprocessor system ; system efficiency

16/19
Nr opisu: 0000031061
Układ arbitrażu z pełną rotacją priorytetów do najniższego dla systemu wieloprocesorowego.
[Aut.]: Krzysztof Taborek, Edward** Hrynkiewicz, Zdzisław* Pogoda.
W: Szósta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-13 czerwca 2007]. Materiały konferencji. T. 1. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej], 2007, s. 249-254, bibliogr. 6 poz.

układ arbitrażu ; rotacja priorytetów ; system wieloprocesorowy ; wydajność systemu ; model kolejkowy

arbitration circuit ; priority rotation ; multiprocessor system ; system efficiency ; queueing model ; queueing model

17/19
Nr opisu: 0000032121
Układ arbitrażu z pełną rotacją priorytetów do najniższego dla systemu wieloprocesorowego.
[Aut.]: Krzysztof Taborek, Edward** Hrynkiewicz, Zdzisław* Pogoda.
W: VI Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-13 czerwca 2007 r.]. Warszawa : Wydaw. Czasopism i Książek Technicznych SIGMA-NOT, 2007, s. 93-96, bibliogr. 6 poz. (Elektronika ; R. 48, nr 11 0033-2089)

układ arbitrażu ; rotacja priorytetów ; system wieloprocesorowy ; model kolejkowy ; wydajność systemu

queueing model ; priority rotation ; multiprocessor system ; system efficiency

18/19
Nr opisu: 0000021530
Sieci systemowe SAN w architekturze systemów wieloprocesorowych.
[Aut.]: Stanisław Kozielski.
W: Nowe technologie sieci komputerowych. Praca zbiorowa. T. 1. Pod red. Stefana Węgrzyna, Lecha Znamirowskiego, Tadeusza Czachórskiego, Stanisława Kozielskiego. Warszawa : Wydaw. Komunikacji i Łączności, 2006, s. 91-108, bibliogr. 21 poz.

system wieloprocesorowy ; sieć SAN ; sieć Myrinet ; standard Infiniband

multiprocessor system ; SAN network ; Myrinet network ; Infiniband standard

19/19
Nr opisu: 0000013685   
Układy arbitrażu w systemach wieloprocesorowych. Rozprawa doktorska.
[Aut.]: Krzysztof Taborek.
Gliwice, 2003, 150 s., bibliogr. 96 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

system komputerowy ; systemy ze wspólną pamięcią ; system wieloprocesorowy ; układ arbitrażu ; algorytm obsługi zgłoszeń ; FPGA

computer system ; systems with shared memory ; multiprocessing system ; arbitration circuit ; algorithm for handling requests ; FPGA

stosując format:
Nowe wyszukiwanie