Wynik wyszukiwania
Zapytanie: PRZETWARZANIE POTOKOWE
Liczba odnalezionych rekordów: 9



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/9
Nr opisu: 0000125318   
Hardware mapping strategies of PLC programs in FPGAs.
[Aut.]: Adam Milik, Edward** Hrynkiewicz.
W: 15th IFAC Conference on Programmable Devices and Embedded Systems. PDeS 2018, Ostrava, Czech Republic, 23-25 May 2018. Ed. by Zdenek Slanina. Amsterdam : Elsevier, 2018, s. 131-137, bibliogr. 26 poz. (IFAC-PapersOnLine ; vol. 51, iss. 6 2405-8963)

PLC ; LD ; IL ; SFC ; FPGA ; harmonogramowanie ; odwzorowanie technologiczne ; przetwarzanie potokowe ; współdzielenie zasobów

PLC ; LD ; IL ; SFC ; FPGA ; scheduling ; mapping ; pipelining ; resource sharing

2/9
Nr opisu: 0000100887
High level model of time predictable multitask control unit.
[Aut.]: Ł. Golly, Adam Milik, Andrzej Pułka.
W: [13th] IFAC Conference on Programmable Devices and Embedded Systems. PDeS 2015, Cracow, May 13th - 14th, 2015. Preprints. [B.m.] : [b.w.], 2015, s. 357-362, bibliogr. 18 poz.
Toż na CD-ROM

system czasu rzeczywistego ; system wbudowany ; system wieloprocesorowy ; przetwarzanie potokowe ; równoległość ; wielowątkowość ; wielozadaniowość ; urządzenia przewidywalne czasowo

real-time system ; embedded system ; multiprocessing system ; pipelining processing ; parallelism ; concurrency ; multithreading ; multitasking ; time predictable machine

3/9
Nr opisu: 0000101939   
High level model of time predictable multitask control unit.
[Aut.]: Ł. Golly, Adam Milik, Andrzej Pułka.
-IFAC-PapersOnLine 2015 vol. 48 iss. 4, s. 348-353, bibliogr.
Referat wygłoszony na: 13th IFAC and IEEE Conference on Programmable Devices and Embedded Systems PDES 2015. Ed. by Adam Milik

system czasu rzeczywistego ; system wbudowany ; system wieloprocesorowy ; przetwarzanie potokowe ; równoległość ; współbieżność ; wielowątkowość ; wielozadaniowość ; urządzenia przewidywalne czasowo

real-time system ; embedded system ; multiprocessing system ; pipelining processing ; parallelism ; concurrency ; multithreading ; multitasking ; time predictable machine

4/9
Nr opisu: 0000088980   
Time predictable systems based on pipeline processor with interleaving of hardware threads.
[Aut.]: Ł. Golly, Andrzej Pułka.
-Elektronika 2013 R. 54 nr 12, s. 36-40, bibliogr. 13 poz.. Punktacja MNiSW 8.000

system czasu rzeczywistego ; elektroniczny system wbudowany ; analiza czasowa ; system wielozadaniowy ; przetwarzanie potokowe

real time system ; electronic embedded system ; time-domain analysis ; multitasking system ; pipeline processing

5/9
Nr opisu: 0000071089   
Measurement aspects of genome pattern investigations. Hardware implementation.
[Aut.]: Andrzej Pułka, Adam Milik.
-Metrol. Meas. Syst. 2012 vol. 19 nr 1, s. 49-62, bibliogr. 22 poz.. Impact Factor 0.982. Punktacja MNiSW 20.000

rozpoznawanie wzorców ; programowanie dynamiczne ; przetwarzanie potokowe ; DNA ; macierz systoliczna

pattern recognition ; dynamic programming ; pipeline processing ; DNA ; systolic array

6/9
Nr opisu: 0000071659   
An efficient hardware implementation of Smith-Waterman algorithm based on the incremental approach.
[Aut.]: Andrzej Pułka, Adam Milik.
-Int. J. Electron. Telecommun. 2011 vol. 57 no. 4, s. 489-496, bibliogr. 23 poz.. Punktacja MNiSW 8.000

mikromacierz DNA ; dopasowanie wzorca ; przetwarzanie potokowe ; synteza układów FPGA ; równoległość ; współbieżność ; system rekonfigurowalny ; programowanie dynamiczne ; macierz systoliczna

DNA-tile ; pattern matching ; pipelining ; FPGA synthesis ; parallelism ; concurrency ; reconfigurable system ; dynamic programming ; systolic array

7/9
Nr opisu: 0000063705   
Efektywna implementacja algorytmu wyszukiwania wzorców genetycznych.
[Aut.]: Adam Milik, Andrzej Pułka.
-Pomiary Autom. Kontr. 2011 vol. 57 nr 1, s. 15-18, bibliogr. 8 poz.. Punktacja MNiSW 7.000

programowanie dynamiczne ; metody numeryczne ; identyfikacja wzorców ; rozpoznawanie wzorców ; przetwarzanie równoległe ; przetwarzanie potokowe ; wzorzec genetyczny

dynamic programming ; numerical methods ; pattern identification ; pattern recognition ; parallel processing ; pipeline processing ; genome pattern

8/9
Nr opisu: 0000040960
A processing pipeline for vehicle detection in a sequence of images.
[Aut.]: Wiesław Pamuła.
W: Transportation and logistics integrated systems. ITS-ILS'07. International conference, Cracow, 11-12 October 2007. [Dokument elektroniczny]. AGH University of Science and Technology. Faculty of Electric, Automatics, Informatics and Electronics. Institute of Automatics. Cracow : [Akademia Górniczo-Hutnicza], 2007, dysk optyczny (CD-ROM) s. 217-225

detekcja pojazdu ; sekwencja obrazów ; przetwarzanie potokowe ; FPGA

vehicle detection ; image sequence ; pipeline processing ; FPGA

9/9
Nr opisu: 0000032709
Dekompozycja algorytmu rejestracji zdarzeń drogowych na procedury realizowane potokowo.
[Aut.]: Wiesław Pamuła, K. Piąstka.
W: Telematyka i bezpieczeństwo transportu. TiBT'06. VI Konferencja, Katowice, 12-13 października 2006 r. [Dokument elektroniczny]. T. 1: Telematyka transportu. Red. Jan Piecha. Katowice : Wydaw. Katedry Systemów Informatycznych Transportu, 2006, dysk optyczny (CD-ROM) s. 48-58, bibliogr. 29 poz.

rejestrator zdarzeń drogowych ; przetwarzanie potokowe ; FPGA

traffic accident recorder ; pipeline processing ; FPGA

stosując format:
Nowe wyszukiwanie