Wynik wyszukiwania
Zapytanie: DEKOMPOZYCJA
Liczba odnalezionych rekordów: 61



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/61
Nr opisu: 0000122245   
Strategy of logic synthesis using MTBDD dedicated to FPGA.
[Aut.]: Adam Opara, Marcin Kubica, Dariusz Kania.
-Integration 2018 vol. 62, s. 142-158, bibliogr. 51 poz.. Impact Factor 1.150. Punktacja MNiSW 20.000

dekompozycja ; MTBDD ; mapowanie technologii ; FPGA

decomposition ; MTBDD ; technology mapping ; FPGA

2/61
Nr opisu: 0000125325   
Technology mapping of multi-output function into LUT-based FPGA.
[Aut.]: Marcin Kubica, Adam Milik, Dariusz Kania.
W: 15th IFAC Conference on Programmable Devices and Embedded Systems. PDeS 2018, Ostrava, Czech Republic, 23-25 May 2018. Ed. by Zdenek Slanina. Amsterdam : Elsevier, 2018, s. 107-112, bibliogr. 24 poz. (IFAC-PapersOnLine ; vol. 51, iss. 6 2405-8963)

FPGA ; SMTBDD ; układ kombinacyjny ; dekompozycja ; synteza logiczna

FPGA ; SMTBDD ; combinational circuit ; decomposition ; logic synthesis

3/61
Nr opisu: 0000116296   
Area-oriented technology mapping for LUT-based logic blocks.
[Aut.]: Marcin Kubica, Dariusz Kania.
-Int. J. Appl. Math. Comput. Sci. 2017 vol. 27 iss. 1, s. 207-222, bibliogr.. Impact Factor 1.694. Punktacja MNiSW 25.000

SMTBDD ; FPGA ; synteza ; dekompozycja

SMTBDD ; FPGA ; synthesis ; decomposition

4/61
Nr opisu: 0000117808   
Decomposition of multi-output functions oriented to configurability of logic blocks.
[Aut.]: Marcin Kubica, Dariusz Kania.
-Bull. Pol. Acad. Sci., Tech. Sci. 2017 vol. 65 no. 3, s. 317-331, bibliogr. 49 poz.. Impact Factor 1.361. Punktacja MNiSW 25.000

BDD ; dekompozycja ; synteza logiczna ; odwzorowanie technologiczne

BDD ; decomposition ; logic synthesis ; technology mapping

5/61
Nr opisu: 0000117445   
Logic synthesis for FPGAs based on cutting of BDD.
[Aut.]: Marcin Kubica, Adam Opara, Dariusz Kania.
-Microprocess. Microsyst. 2017 vol. 52, s. 173-187, bibliogr. 50 poz.. Impact Factor 1.049. Punktacja MNiSW 20.000

BDD ; dekompozycja ; synteza logiczna ; odwzorowanie technologiczne

BDD ; decomposition ; logic synthesis ; technology mapping

6/61
Nr opisu: 0000112473   
Decomposition synthesis strategy directed to FPGA with special MTBDD representation.
[Aut.]: Adam Opara, Marcin Kubica.
W: Proceedings of the International Conference of Computational Methods in Sciences and Engineering. ICCMSE 2016, Athens, Greece, 17-20 March 2016. Eds. Theodore E. Simos, Zacharoula Kalogiratou, Theodore Monovasilis. Melville : American Institute of Physics, 2016, 030008-1-030008-4, bibliogr. 11 poz. (AIP Conference Proceedings ; vol. 1790 0094-243X)

dekompozycja ; synteza logiczna

decomposition ; logic synthesis ; PMTBDD ; SMTBDD

7/61
Nr opisu: 0000112474   
Decomposition time effectiveness for various synthesis strategies dedicated to FPGA structures.
[Aut.]: Marcin Kubica, Dariusz Kania, Adam Opara.
W: Proceedings of the International Conference of Computational Methods in Sciences and Engineering. ICCMSE 2016, Athens, Greece, 17-20 March 2016. Eds. Theodore E. Simos, Zacharoula Kalogiratou, Theodore Monovasilis. Melville : American Institute of Physics, 2016, 030005-1-030005-4, bibliogr. 11 poz. (AIP Conference Proceedings ; vol. 1790 0094-243X)

synteza logiczna ; dekompozycja ; partycjonowanie ; FPGA

logic synthesis ; decomposition ; partitioning ; FPGA

8/61
Nr opisu: 0000106545   
SMTBDD. New form of BDD for logic synthesis.
[Aut.]: Marcin Kubica, Dariusz Kania.
-Int. J. Electron. Telecommun. 2016 vol. 62 no. 1, s. 33-41, bibliogr. 26 poz.. Punktacja MNiSW 15.000

synteza logiczna ; SMTBDD ; dekompozycja ; odwzorowanie technologiczne ; FPGA ; układ cyfrowy

logic synthesis ; SMTBDD ; decomposition ; technology mapping ; FPGA ; digital circuit

9/61
Nr opisu: 0000098420   
Logic decomposition for PAL-based CPLDs.
[Aut.]: Dariusz Kania.
-J. Circuits, Syst. Comput. 2015 vol. 24 iss. 3, art. nr 1550042 s. 1-27, bibliogr. 25 poz.. Impact Factor 0.308. Punktacja MNiSW 15.000

synteza logiczna ; dekompozycja ; odwzorowanie technologiczne ; dopasowanie ; struktura matrycowa typu PAL

logic synthesis ; decomposition ; technology mapping ; fitting ; PAL-based CPLD

10/61
Nr opisu: 0000106847   
Logic synthesis strategy based on BDD decomposition and PAL-oriented optimization.
[Aut.]: Adam Opara, Dariusz Kania.
W: International Conference of Computational Methods in Sciences and Engineering. ICCMSE 2015, Athens, Greece, 20-23 March 2015. Eds.: Theodore E. Simos, Zacharoula Kalogiratou, Theodore Monovasilis. Melville : American Institute of Physics, 2015, art. no. 060002 s. 1-4, bibliogr. 12 poz. (AIP Conference Proceedings ; vol. 1702, iss. 1 0094-243X)

binarny diagram decyzyjny ; CPLD ; dekompozycja ; synteza logiczna ; partycjonowanie ; odwzorowanie technologiczne

binary decision diagram ; CPLD ; decomposition ; logic synthesis ; partitioning ; technology mapping

11/61
Nr opisu: 0000099746   
Microtox as a tool to evaluate unfavourable phenomenon occurences during micropollutants decompositions in AOPS.
[Aut.]: Mariusz Dudziak.
-ACEE Archit. Civ. Eng. Environ. 2015 vol. 8 no. 2, s. 85-90, bibliogr. 10 poz.. Punktacja MNiSW 11.000

bisphenol A ; dekompozycja ; mikrozanieczyszczenia ; UV ; UV/H2O2 ; UV/O3 ; UVTiO2

bisphenol A ; decomposition ; micropollutants ; UV ; UV/H2O2 ; UV/O3 ; UVTiO2

12/61
Nr opisu: 0000106848   
Technology mapping based on modified graph of outputs.
[Aut.]: Dariusz Kania, Marcin Kubica.
W: International Conference of Computational Methods in Sciences and Engineering. ICCMSE 2015, Athens, Greece, 20-23 March 2015. Eds.: Theodore E. Simos, Zacharoula Kalogiratou, Theodore Monovasilis. Melville : American Institute of Physics, 2015, art. no. 060003 s. 1-4, bibliogr. 13 poz. (AIP Conference Proceedings ; vol. 1702, iss. 1 0094-243X)

dekompozycja ; synteza logiczna ; partycjonowanie ; PLD ; odwzorowanie technologiczne

decomposition ; logic synthesis ; partitioning ; PLD ; technology mapping

13/61
Nr opisu: 0000093818   
A comparative analysis of two parallel algorithms for finite language decomposition.
[Aut.]: Tomasz* Jastrząb.
-Pomiary Autom. Kontr. 2014 vol. 60 nr 6, s. 350-353, bibliogr. 10 poz.. Punktacja MNiSW 11.000

algorytm równoległy ; język skończony ; dekompozycja

parallel algorithm ; finite language ; decomposition

14/61
Nr opisu: 0000096436
A technology mapping of Boolean functions for CPLDs.
[Aut.]: Dariusz Kania.
W: International Conference of Computational Methods in Sciences and Engineering. ICCMSE'2014, Athens, Greece, 04-07 April 2014. Eds. T. E. Simos, Z. Kalogiratou, T. Monovasilis. Melville : American Institute of Physics, 2014, s. 142-145 (AIP Conference Proceedings ; vol. 1618 0094-243X)

odwzorowanie technologiczne ; synteza logiczna ; dekompozycja ; partycjonowanie ; PLD

technology mapping ; logic synthesis ; decomposition ; partitioning ; PLD

15/61
Nr opisu: 0000090016   
Ocena efektywności dopasowania technologicznego dla struktur FPGA.
[Aut.]: Marcin Kubica, Dariusz Kania, Adam Opara.
-Elektronika 2014 R. 55 nr 2, s. 59-62, bibliogr. 13 poz.. Punktacja MNiSW 8.000

FPGA ; dekompozycja ; dopasowanie technologiczne

FPGA ; decomposition ; technological mapping

16/61
Nr opisu: 0000086187   
Decomposition of the fuzzy inference system for implementation in the FPGA structure.
[Aut.]: Bernard Wyrwoł, Edward** Hrynkiewicz.
-Int. J. Appl. Math. Comput. Sci. 2013 vol. 23 no. 2, s. 473-483, bibliogr.. Impact Factor 1.390. Punktacja MNiSW 25.000

logika rozmyta ; algorytm wnioskowania przybliżonego ; dekompozycja ; FPGA ; cyfrowy regulator rozmyty

fuzzy logic ; fuzzy inference algorithm ; decomposition ; FPGA ; digital fuzzy logic controller

17/61
Nr opisu: 0000083979
Estimation of possibility application of acoustic Signac decomposition to diagnosis of valves clearance a combustion engine.
[Aut.]: Tomasz Figlus, S. Liscak, Bogusław Łazarz, Andrzej** Wilk.
W: XII International Technical Systems Degradation Conference. TSD International Conference, Liptovsky Mikulas, 3-6 April 2013. Ed. J. Mączak. Faculty of Automotive and Construction Machinery Engineering. Warsaw University of Technology [et al.]. Warszawa : Polskie Naukowo-Techniczne Towarzystwo Eksploatacyjne, 2013, s. 84-87, bibliogr. 15 poz.

pakiet falkowy ; dekompozycja ; hałas ; silnik spalinowy

wavelet packet ; decomposition ; noise ; combustion engine

18/61
Nr opisu: 0000088981   
Strategia dekompozycji ukierunkowana na minimalizację warstw logicznych.
[Aut.]: Marcin Kubica, Dariusz Kania, Adam Opara.
-Elektronika 2013 R. 54 nr 12, s. 96-99, bibliogr. 10 poz.. Punktacja MNiSW 8.000

dekompozycja ; BDD ; synteza logiczna ; PLD

decomposition ; BDD ; logic synthesis ; PLD

19/61
Nr opisu: 0000071061   
Analiza efektywności czasowej metod dekompozycji.
[Aut.]: Adam Opara, Dariusz Kania, Marcin Kubica.
-Elektronika 2012 R. 53 nr 4, s. 57-59, bibliogr. 11 poz.. Punktacja MNiSW 6.000

dekompozycja ; binarny diagram decyzyjny ; system Decomp ; system dekBDD ; czas dekompozycji

decomposition ; binary decision diagram ; Decomp system ; dekBDD system ; decomposition time

20/61
Nr opisu: 0000074924   
Funkcjonowanie stacji demontażu pojazdów wycofanych z eksploatacji.
[Aut.]: Danuta Król.
-Arch. Gosp. Odpad. Ochr. Środ. 2012 vol. 14 nr 3, s. 13-20, bibliogr. 6 poz.. Punktacja MNiSW 4.000

odpady ; wraki pojazdów ; dekompozycja

wastes ; car wrecks ; decomposition

21/61
Nr opisu: 0000077970
Systems analysis in energy engineering.
[Aut.]: Andrzej** Ziębik.
W: Proceedings of 3rd International Conference on Contemporary Problems of Thermal Engineering. CPOTE 2012, Gliwice, Poland, September 18-20, 2012. Eds: Wojciech Stanek, Michał Budnik, Lucyna Czarnowska. Silesian University of Technology. Institute of Thermal Technology. Gliwice : Silesian University of Technology. Institute of Thermal Technology, 2012, s. 19-47, bibliogr. 16 poz.

system ; podejście systemowe ; analiza wejścia - wyjścia ; przemysłowy system energetyczny ; system energetyczny kompleksu budynków ; spalanie tlenowo-paliwowe ; dekompozycja ; projekt wstępny

system ; system approach ; input-output analysis ; industrial energy system ; energy system of complex buildings ; oxy-fuel combustion ; decomposition ; preliminary design

22/61
Nr opisu: 0000068039   
Analysis of time measurements in network systems using decomposition on subprocesses.
[Aut.]: Stanisław Wideł, Jarosław Flak, Piotr Gaj.
W: Computer networks. CN 2011. 18th Conference, Ustroń, Poland, June 14-18, 2011. Proceedings. Eds. Andrzej Kwiecień, Piotr Gaj, Piotr Stera. Berlin : Springer-Verlag, 2011, s. 70-79, bibliogr. 19 poz. (Communications in Computer and Information Science ; 160 1865-0929)

dystrybucja ; splot ; pomiar czasu ; ping ; dekompozycja ; sieć ; nadproces ; stacjonarność ; niestacjonarność

distribution ; convolution ; time measurement ; ping ; decomposition ; network ; subprocess ; stationarity ; nonstationarity

23/61
Nr opisu: 0000082094
Permutacja argumentów funkcji logicznej przy poszukiwaniu dekompozycji Ashenhursta.
[Aut.]: Edward** Hrynkiewicz, Dariusz Polok.
W: Dziesiąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 05-09.06.2011]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2011, s. 78
Pełny tekst na CD-ROM

synteza logiczna ; dekompozycja ; widmo Reeda-Mullera ; układ FPGA ; permutacja argumentów

logic synthesis ; decomposition ; Reed-Muller spectrum ; FPGA system ; variables permutation

24/61
Nr opisu: 0000068625   
Permutacja argumentów funkcji logicznej przy poszukiwaniu dekompozycji Ashenhursta w dziedzinie spektralnej Reeda-Mullera.
[Aut.]: Edward** Hrynkiewicz, Dariusz Polok.
-Elektronika 2011 R. 52 nr 10, s. 124-127, bibliogr. 5 poz.. Punktacja MNiSW 6.000

dekompozycja ; funkcja Reeda-Mullera ; funkcja logiczna

decomposition ; Reed-Muller function ; logical function

25/61
Nr opisu: 0000068350   
Wykorzystanie dwupoziomowej optymalizacji do poprawy wyników syntezy z wykorzystaniem BDD.
[Aut.]: Adam Opara, Dariusz Kania.
-Pomiary Autom. Kontr. 2011 vol. 57 nr 8, s. 864-867, bibliogr. 14 poz.. Punktacja MNiSW 7.000

synteza logiczna ; binarny diagram decyzyjny ; dekompozycja ; układ CPLD

logic synthesis ; binary decision diagram ; decomposition ; CPLD structure

26/61
Nr opisu: 0000063173   
An Ashenhurst disjoint and non-disjoint decomposition of logic functions in Reed-Muller spectral domain.
[Aut.]: Edward** Hrynkiewicz, S. Kołodziński.
W: Mixed design of integrated circuits and systems. MIXDES 2010. Proceedings of the 17th international conference, Wrocław, Poland, 24-26 June 2010. Ed. by A. Napieralski. Wrocław : Department of Microelectronics and Computer Science. Technical University of Łódź, 2010, s. 200-204, bibliogr. 10 poz.

widmo Reeda-Mullera ; dekompozycja ; Boole'owski rachunek różniczkowy ; FPGA

Reed-Muller spectrum ; decomposition ; Boolean Differential Calculus ; FPGA

27/61
Nr opisu: 0000063462   
Decomposition-based logic synthesis for PAL-based CPLDs.
[Aut.]: Adam Opara, Dariusz Kania.
-Int. J. Appl. Math. Comput. Sci. 2010 vol. 20 no. 2, s. 367-384, bibliogr. 32 poz.. Impact Factor 0.794

dekompozycja ; odwzorowanie technologiczne ; optymalizacja logiczna ; BDD ; CPLD

decomposition ; technology mapping ; logic optimization ; BDD ; CPLD

28/61
Nr opisu: 0000063719   
Logic synthesis based on decomposition for CPLDs.
[Aut.]: Dariusz Kania, Adam Milik.
-Microprocess. Microsyst. 2010 vol. 34 iss. 1, s. 25-38, bibliogr. 34 poz.. Impact Factor 0.545

synteza logiczna ; dekompozycja ; PLD ; programowalna matryca logiczna ; CPLD

logic synthesis ; decomposition ; PLD ; Programmable Array Logic ; CPLD

29/61
Nr opisu: 0000055312   
Sprzętowa implementacja algorytmu dekompozycji σIRD w układzie FPGA.
[Aut.]: Bernard Wyrwoł.
-Elektronika 2010 R. 51 nr 1, s. 25-28, bibliogr. 19 poz.

dekompozycja ; wnioskowanie przybliżone ; baza wiedzy ; FPGA

decomposition ; fuzzy inference ; knowledge base ; FPGA

30/61
Nr opisu: 0000048272
A novel non-disjunctive method for decomposition of CPLDs.
[Aut.]: Adam Opara, Dariusz Kania.
-Kwart. Elektron. Telekom. 2009 t. 55 z. 1, s. 95-111, bibliogr. 21 poz.

odwzorowanie technologiczne ; dekompozycja ; CPLD ; BDD

technology mapping ; decomposition ; CPLD ; BDD

31/61
Nr opisu: 0000050842   
Boole'owski rachunek różniczkowy w dekompozycji funkcji logicznych implementowanych w układach FPGA.
[Aut.]: Edward** Hrynkiewicz, S. Kołodziński.
-Pomiary Autom. Kontr. 2009 vol. 55 nr 8, s. 621-623, bibliogr. 11 poz.

dekompozycja ; FPGA ; Boole'owski rachunek różniczkowy

decomposition ; FPGA ; Boolean Differential Calculus

32/61
Nr opisu: 0000055798
Graph partitioning algorithms for power system decomposition.
[Aut.]: Bernard** Baron, Artur Pasierbek, Tomasz* Kraszewski, Marcin Połomski, Radosław* Sokół.
W: XXXII Międzynarodowa Konferencja z Podstaw Elektrotechniki i Teorii Obwodów. IC-SPETO 2009, Gliwice - Ustroń, 20-23.05.2009. Instytut Elektrotechniki Przemysłowej i Informatyki Politechniki Śląskiej [i in.]. Gliwice : [Instytut Elektrotechniki Przemysłowej i Informatyki Politechniki Śląskiej], 2009, s. 145-146, bibliogr. 11 poz.

system elektroenergetyczny ; podział grafu ; dekompozycja ; obliczenia równoległe

power system ; graph partitioning ; decomposition ; parallel computing

33/61
Nr opisu: 0000051799
Logic synthesis dedicated for CPLD circuits.
[Aut.]: Dariusz Kania, Adam Milik, Józef Kulisz, Adam Opara, Robert Czerwiński.
-Kwart. Elektron. Telekom. 2009 t. 55 z. 2, s. 287-315, bibliogr. 67 poz.

synteza logiczna ; CPLD ; dekompozycja ; odwzorowanie technologiczne

logic synthesis ; CPLD ; decomposition ; technology mapping

34/61
Nr opisu: 0000058539   
Metoda syntezy logicznej ukierunkowana na wykorzystanie elementu XOR.
[Aut.]: Ł. Ławrocki, Robert Czerwiński.
-Pomiary Autom. Kontr. 2009 vol. 55 nr 8, s. 636-638, bibliogr. 8 poz.

układ programowalny ; CPLD ; programowalna matryca logiczna ; XOR ; synteza logiczna ; dekompozycja

programmable device ; CPLD ; Programmable Array Logic ; XOR ; logic synthesis ; decomposition

35/61
Nr opisu: 0000084284   
Multi-channel virtual-microphone feedback minimum-variance active noise control system.
[Aut.]: Marek Pawełczyk.
-Mechanics, AGH 2009 vol. 28 no. 1, s. 12-17, bibliogr. 11 poz.

wielowymiarowy układ sterowania ; aktywna redukcja hałasu ; układ sterowania ze sprzężeniem zwrotnym ; sterowanie optymalne ; faktoryzacja ; dekompozycja ; zagłówek fotela ; aktywny zagłówek fotela

multi-channel control ; active noise control ; feedback control system ; optimal control ; factorization ; decomposition ; headrest ; active headrest system

36/61
Nr opisu: 0000054340   
Synteza logiczna układu realizującego zespół funkcji przełączających z użyciem bramek XOR w strukturach CPLD.
[Aut.]: Dariusz Kania, W. Grabiec.
-Biul. WAT 2009 vol. 58 nr 3, s. 379-387, bibliogr. 6 poz.

bramka XOR ; synteza logiczna ; układ CPLD ; dekompozycja ; odwzorowanie technologiczne

XOR gate ; logic synthesis ; CPLD structure ; decomposition ; technology mapping

37/61
Nr opisu: 0000039947   
Dekompozycja zespołu funkcji wykorzystująca elementy XOR.
[Aut.]: Dariusz Kania, W. Grabiec.
-Pomiary Autom. Kontr. 2008 vol. 54 nr 8, s. 502-504, bibliogr. 5 poz.

synteza logiczna ; dekompozycja ; odwzorowanie technologiczne

logic synthesis ; decomposition ; technology mapping

38/61
Nr opisu: 0000042016   
Dekompozycyjne metody syntezy przeznaczone do układów CPLD.
[Aut.]: Dariusz Kania, Adam Milik, Adam Opara.
-Elektronika 2008 R. 49 nr 10, s. 93-100, bibliogr. 19 poz.

synteza logiczna ; CPLD ; dekompozycja

logic synthesis ; CPLD ; decomposition

39/61
Nr opisu: 0000048089   
Dekompozycyjne metody syntezy układów kombinacyjnych wykorzystujące binarne diagramy decyzyjne. Rozprawa doktorska.
[Aut.]: Adam Opara.
Gliwice, 2008, 129 k., bibliogr. 108 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Dariusz Kania

układ programowalny ; synteza logiczna ; układ FPGA ; układ CPLD ; dekompozycja ; binarny diagram decyzyjny

programmable device ; logic synthesis ; FPGA system ; CPLD structure ; decomposition ; binary decision diagram

40/61
Nr opisu: 0000039944   
Samorekonfigurowalny system cyfrowy.
[Aut.]: Adam Milik, Jan* Mocha.
-Pomiary Autom. Kontr. 2008 vol. 54 nr 8, s. 483-485, bibliogr. 5 poz.

PLD ; FPGA ; rekonfiguracja dynamiczna ; synteza logiczna ; dekompozycja

PLD ; FPGA ; dynamic reconfiguration ; logic synthesis ; decomposition

41/61
Nr opisu: 0000048031   
The process of 4-hydroxybiphenyl synthesis from 4-isopropylbiphenyl.
[Aut.]: Zbigniew** Stec, Beata Orlińska, Bartłomiej* Jakubowski, Jan** Zawadiak.
-Int. J. Chem. Kinet. 2008 vol. 40 nr 9, s. 527-532. Impact Factor 1.370

utlenianie ; związki fenolowe ; tlen ; nadtlenek ; dekompozycja

oxidation ; phenolic compounds ; oxygen ; peroxide ; decomposition

42/61
Nr opisu: 0000039946   
Wykorzystanie pseudo-MTBDD w dekompozycji zespołu funkcji.
[Aut.]: Adam Opara, Dariusz Kania.
-Pomiary Autom. Kontr. 2008 vol. 54 nr 8, s. 496-498, bibliogr. 11 poz.

binarny diagram decyzyjny ; BDD ; wielokorzeniowy binarny diagram decyzyjny ; MTBDD ; synteza logiczna ; dekompozycja

binary decision diagram ; BDD ; multi-terminal binary decision diagram ; MTBDD ; logic synthesis ; decomposition

43/61
Nr opisu: 0000040246
Dekompozycja składowych mocy chwilowej w układach sterowania energetycznych filtrów aktywnych.
[Aut.]: Marian** Pasko, Marcin Maciążek, Dawid Buła.
W: Podstawowe problemy energoelektroniki, elektromechaniki i mechatroniki. PPEEm'2007. Materiały XII sympozjum, Wisła, 9-12 grudnia 2007. T. 1. Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gliwicko-Opolski [i in.]. [Gliwice] : Komitet Organizacyjny Sympozjum PPEE i Seminarium BSE, 2007, s. 145-148, bibliogr. 7 poz. (Archiwum Konferencji PTETiS ; vol. 24)

energetyczny filtr aktywny ; EFA ; moc chwilowa ; składowe mocy chwilowej ; dekompozycja ; algorytm sterowania

active power filter ; APF ; instantaneous power ; instantaneous power components ; decomposition ; control algorithm

44/61
Nr opisu: 0000032509   
Synteza logiczna dla struktur CPLD typu PAL wykorzystująca elementy XOR.
[Aut.]: Dariusz Kania, W. Grabiec.
-Biul. WAT 2007 vol. 56 nr 3, s. 229-241, bibliogr. 5 poz.

synteza logiczna ; dekompozycja ; odwzorowanie technologiczne

logic synthesis ; decomposition ; technology mapping

45/61
Nr opisu: 0000029354   
Synteza logiczna przeznaczona dla struktur CPLD z elementami XOR.
[Aut.]: Dariusz Kania, W. Grabiec.
-Pomiary Autom. Kontr. 2007 nr 7, s. 54-56, bibliogr. 3 poz.

synteza logiczna ; dekompozycja ; odwzorowanie technologiczne

logic synthesis ; decomposition ; technology mapping

46/61
Nr opisu: 0000029352   
Synteza wielowyjściowych układów logicznych prowadząca do wykorzystania wspólnych bloków logicznych.
[Aut.]: Adam Opara, Dariusz Kania.
-Pomiary Autom. Kontr. 2007 nr 7, s. 39-41, bibliogr. 9 poz.

dekompozycja ; BDD ; wielokorzeniowy binarny diagram decyzyjny ; programowalny układ logiczny

decomposition ; BDD ; multi-terminal binary decision diagram ; programmable logic controller

47/61
Nr opisu: 0000029359   
Zastosowanie diagramów BDD w syntezie logicznej dla układów typu PAL.
[Aut.]: Adam Milik, Dariusz Kania.
-Pomiary Autom. Kontr. 2007 nr 7, s. 118-120, bibliogr. 8 poz.

BDD ; pal ; PLD ; synteza logiczna ; dekompozycja

BDD ; PAL ; PLD ; logic synthesis ; decomposition

48/61
Nr opisu: 0000023426   
BDD-based decompositions of multiple output logic functions.
[Aut.]: Andrzej* Dzikowski, Edward** Hrynkiewicz.
-Bull. Pol. Acad. Sci., Tech. Sci. 2006 vol. 54 no. 4, s. 489-498, bibliogr. 14 poz.

binarny diagram decyzyjny ; dekompozycja ; FPGA

binary decision diagram ; decomposition ; FPGA

49/61
Nr opisu: 0000022808
Dekompozycja wierszowa w syntezie logicznej przeznaczonej dla struktur matrycowych.
[Aut.]: Dariusz Kania.
-Kwart. Elektron. Telekom. 2006 t. 52 z. 4, s. 521-543, bibliogr. 10 poz.

synteza logiczna ; dekompozycja ; partycjonowanie ; blok logiczny typu PAL

logic synthesis ; decomposition ; partitioning ; PAL-based CPLD

50/61
Nr opisu: 0000022617
Kodowanie funkcji wyjściowych z obszarów diagramu BDD zespołu funkcji logicznych wyznaczonych podczas dekompozycji diagramu dla układów FPGA.
[Aut.]: Andrzej* Dzikowski, Edward** Hrynkiewicz.
W: V Krajowa Konferencja Elektroniki, Darłówko Wschodnie, 12-14 czerwca 2006 r.. Warszawa : Wydaw. Czasopism i Książek Technicznych SIGMA-NOT, 2006, s. 15-17, bibliogr. 16 poz. (Elektronika ; R. 47, nr 11 0033-2089)

FPGA ; funkcja wyjściowa ; diagram MTBDD ; dekompozycja ; funkcja logiczna

FPGA ; output function ; MTBDD diagram ; decomposition ; logical function

51/61
Nr opisu: 0000029073
Zastosowanie dekompozycji i analizy częstotliwości chwilowej sygnału do diagnozowania uszkodzeń łożysk przekładni.
[Aut.]: Tomasz Figlus, Andrzej** Wilk.
W: Diagnostyka maszyn. XXXIII Ogólnopolskie sympozjum, Węgierska Górka, 06.03.-11.03.2006 r. Streszczenia. Politechnika Śląska. Wydział Transportu. Katowice : Drukarnia B&Z, 2006, s. 51
Pełny tekst na CD

dekompozycja ; analiza częstotliwościowa ; uszkodzenie łożyska ; łożysko toczne

decomposition ; frequency analysis ; bearing damage ; rolling bearing

52/61
Nr opisu: 0000029987
Zastosowanie dekompozycji sygnału drganiowego do diagnozowania uszkodzeń przekładni zębatej.
[Aut.]: Tomasz Figlus, Andrzej** Wilk.
W: WibroTech 2006. XII Konferencja Naukowa Wibroakustyki i Wibrotechniki. VII Ogólnopolskie Seminarium Wibroakustyka w Systemach Technicznych, Kraków, 28-29 wrzesień 2006. Katedra Mechaniki i Wibroakustyki. Akademia Górniczo-Hutnicza w Krakowie [i in.]. [Kraków] : [Akademia Górniczo-Hutnicza], 2006, s. 104-105, bibliogr. 7 poz.
Pełny tekst na CD-ROM

przekładnia zębata ; sygnał drganiowy ; dekompozycja ; łożysko toczne

gearbox ; vibration signal ; decomposition ; rolling bearing

53/61
Nr opisu: 0000013741
Metoda wyznaczania złożoności kolumnowej przeznaczona dla struktur matrycowych.
[Aut.]: Dariusz Kania.
-Arch. Informat. Teor. Stosow. 2005 t. 17 z. 1, s. 65-76, bibliogr. 29 poz.

synteza logiczna ; dekompozycja ; CPLD

logic synthesis ; decomposition ; CPLD

54/61
Nr opisu: 0000020042   
Solving transient nonlinear heat conduction problems by proper orthogonal decomposition and FEM.
[Aut.]: Adam** Fic, Ryszard** Białecki, A. Kassab.
-Numer. Heat Transf., Pt B 2005 vol. 48 iss. 2, s. 103-124, bibliogr. 21 poz.. Impact Factor 0.833

stopnie swobody ; prostopadłość ; dekompozycja ; MES ; metoda Galerkina ; równanie różniczkowe

degrees of freedom ; orthogonality ; decomposition ; FEM ; Galerkin method ; differential equation

55/61
Nr opisu: 0000009567
Metody syntezy dedykowane dla struktur FPGA typu tablicowego.
[Aut.]: Edward** Hrynkiewicz, Dariusz Kania.
-Kwart. Elektron. Telekom. 2004 t. 50 z. 3, s. 325-342, bibliogr. 22 poz.

synteza logiczna ; dekompozycja ; partycjonowanie ; FPGA

logic synthesis ; decomposition ; partitioning ; FPGA

56/61
Nr opisu: 0000013978
Modyfikacje dekompozycji obszarowej zespołu funkcji logicznych z wykorzystaniem diagramów ROBDD.
[Aut.]: Andrzej* Dzikowski, Edward** Hrynkiewicz.
W: Trzecia Krajowa Konferencja Elektroniki, [Kołobrzeg, 16-18 czerwca 2004 r.]. Materiały konferencji. T. 1. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2004, s. 285-290, bibliogr. 9 poz.

binarny diagram decyzyjny ; dekompozycja ; FPGA

binary decision diagram ; decomposition ; FPGA

57/61
Nr opisu: 0000013977
Sprzętowy system wnioskowania przybliżonego.
[Aut.]: Edward** Hrynkiewicz, Bernard Wyrwoł.
W: Trzecia Krajowa Konferencja Elektroniki, [Kołobrzeg, 16-18 czerwca 2004 r.]. Materiały konferencji. T. 1. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2004, s. 267-272, bibliogr. 16 poz.

wnioskowanie przybliżone ; funkcja przynależności ; relacja rozmyta ; dekompozycja ; hierarchiczny system wnioskujący ; relacyjny system wnioskujący ; układ programowalny ; FPGA

uncertain reasoning ; membership function ; fuzzy relation ; decomposition ; hierarchical inference system ; relation inference system ; programmable device ; FPGA

58/61
Nr opisu: 0000010642
Transaction level models analyzer in PROLOG.
[Aut.]: Andrzej Pułka.
W: Proceedings of IFAC Workshop on Programmable Devices and Systems. PDS 2004, Cracow, November 18th -19th, 2004. [Gliwice] : [Instytut Elektroniki. Wydział Automatyki, Elektroniki i Informatyki Politechniki Śląskiej], [2004], s. 278-283, bibliogr. 18 poz.

system wbudowany ; VLSI ; system ; projektowanie ; sprzęt komputerowy ; dekompozycja ; podzespół ; optymalizacja

embedded system ; VLSI ; system ; designing ; hardware ; decomposition ; component ; optimization

59/61
Nr opisu: 0000006310
Impact of decomposition direction on synthesis effectiveness.
[Aut.]: Edward** Hrynkiewicz, Dariusz Kania.
W: Programmable devices and systems 2003. (PDS 2003). A proceedings volume from the 6th IFAC Workshop, Ostrava, Czech Republik, 11-13 February 2003. Ed. by: V. Srovnal, K. Vlcek. Oxford : Pergamon Press, 2003, s. 381-386, bibliogr. 17 poz.

dekompozycja ; algorytm ; komputerowe wspomaganie projektowania układów ; VLSI ; FPGA

decomposition ; algorithm ; computer aided circuits design ; VLSI ; FPGA

60/61
Nr opisu: 0000098311
Impact of decomposition direction on synthesis effectiveness.
[Aut.]: Edward** Hrynkiewicz, Dariusz Kania.
W: IFAC Workshop on Programmable Devices and Systems. PDS 2003, Ostrava, Czech Republik, February 11th-13th, 2003. Preprints. Ostrava : VSB - Technicka univerzita Ostrava, 2003, s. 144-149, bibliogr. 17 poz.

dekompozycja ; algorytm ; komputerowe wspomaganie projektowania układów ; VLSI ; FPGA

decomposition ; algorithm ; computer aided circuits design ; VLSI ; FPGA

61/61
Nr opisu: 0000008305   
Thermal analysis of polyolefin and liquid paraffin mixtures.
[Aut.]: Andrzej** Mianowski, Tomasz* Siudyga.
-J. Therm. Anal. Calorimetry 2003 vol. 74 iss. 2, s. 623-630, bibliogr. 19 poz.. Impact Factor 1.094

termograwimetria ; ciecz ; poliolefiny ; dekompozycja ; analiza termiczna

thermogravimetry ; liquid ; polyolefins ; decomposition ; thermal analysis

stosując format:
Nowe wyszukiwanie