Wynik wyszukiwania
Zapytanie: SEQUENTIAL CIRCUIT
Liczba odnalezionych rekordów: 15



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/15
Nr opisu: 0000127790
Logic synthesis of low power FSM for LUT-based FPGA.
[Aut.]: Marcin Kubica, K. Kajstura, Dariusz Kania.
W: International Conference of Computational Methods in Sciences and Engineering 2018 (ICCMSE 2018), Thessaloniki, Greece, 14-18 March 2018. Eds. Theodore E. Simos, Zacharoula Kalogiratou and Theodore Monovasilis. Melville : American Institute of Physics, 2018, art. no. 080009, bibliogr. 16 poz. (AIP Conference Proceedings ; vol. 2040 0094-243X)

FSM ; projektowanie energooszczędne ; układ sekwencyjny ; kodowanie stanów ; odwzorowanie technologiczne

FSM ; low power design ; sequential circuit ; state assignment ; technology mapping

2/15
Nr opisu: 0000119893
Low power synthesis of finite state machines - state assignment decomposition algorithm.
[Aut.]: K. Kajstura, Dariusz Kania.
-J. Circuits, Syst. Comput. 2018 vol. 23 no. 3, art. 1850041 s. 1-14. Impact Factor 0.939. Punktacja MNiSW 15.000

niski układ zasilania ; kodowanie stanów ; układ sekwencyjny

low power design ; state assignment ; sequential circuit

3/15
Nr opisu: 0000112477   
Binary tree-based low power state assignment algorithm.
[Aut.]: K. Kajstura, Dariusz Kania.
W: Proceedings of the International Conference of Computational Methods in Sciences and Engineering. ICCMSE 2016, Athens, Greece, 17-20 March 2016. Eds. Theodore E. Simos, Zacharoula Kalogiratou, Theodore Monovasilis. Melville : American Institute of Physics, 2016, 030007-1-030007-4, bibliogr. 10 poz. (AIP Conference Proceedings ; vol. 1790 0094-243X)

FSM ; kodowanie stanów ; niski układ zasilania ; układ sekwencyjny

FSM ; state assignment ; low power design ; sequential circuit

4/15
Nr opisu: 0000094715
Praktyczna teoria układów cyfowych.
[Aut.]: Halina** Kamionka-Mikuła, Henryk** Małysiak, Bolesław Pochopień. Wyd. 2 popr..
Gliwice : Wydaw. Politechniki Śląskiej, 2014, 166 s., bibliogr. 33 poz.
Skrypt nr 2546

układ cyfrowy ; funkcja logiczna ; synteza układów cyfrowych ; przerzutnik ; układ sekwencyjny ; dekoder ; koder ; translator ; multiplekser ; asynchroniczny układ sekwencyjny ; synchroniczny układ sekwencyjny ; układ iteracyjny

digital circuit ; logical function ; synthesis of digital circuits ; flip-flop ; sequential circuit ; decoder ; coder ; translator ; multiplexer ; asynchronous sequential circuit ; synchronous sequential circuit ; iterative circuit

5/15
Nr opisu: 0000087870
Teoria układów cyfrowych. T. 2, Układy sekwencyjne.
[Aut.]: Halina** Kamionka-Mikuła, Henryk** Małysiak, Bolesław Pochopień.
Gliwice : Wydaw. Politechniki Śląskiej, 2013, 356 s., bibliogr. 61 poz.

układ cyfrowy ; układ sekwencyjny ; logika ; mikroprogramowany układ cyfrowy ; redukcja stanów ; układ kombinacyjny ; przerzutnik

digital circuit ; sequential circuit ; logic ; micro-programmed digital circuit ; state reduction ; combinational circuit ; flip-flop

6/15
Nr opisu: 0000076481
Podstawy techniki cyfrowej. Przykłady zadań egzaminacyjnych.
[Aut.]: Tomasz Garbolino, Andrzej** Hławiczka, Józef Kulisz, Tomasz Rudnicki, Dariusz* Stachańczyk.
Gliwice : Wydaw. Politechniki Śląskiej, 2012, 334 s.
Skrypt nr 2505

układ cyfrowy ; układ kombinacyjny ; układ sekwencyjny ; układ asynchroniczny ; układ synchroniczny ; zadania

digital circuit ; combinational circuit ; sequential circuit ; asynchronous circuit ; synchronous circuit ; exercises

7/15
Nr opisu: 0000075139
Synteza i analiza układów cyfrowych.
[Aut.]: Halina** Kamionka-Mikuła, Henryk** Małysiak, Bolesław Pochopień. Wyd. 6 zm..
Gliwice : Wydaw. Pracowni Komputerowej Jacka Skalmierskiego, 2012, 483 s., bibliogr. 53 poz.

układ cyfrowy ; układ kombinacyjny ; układ iteracyjny ; układ sekwencyjny ; układ programowalny ; projektowanie układów cyfrowych

digital circuit ; combinational circuit ; iterative circuit ; sequential circuit ; programmable device ; digital circuit design

8/15
Nr opisu: 0000068764
Praktyczna teoria układów cyfrowych.
[Aut.]: Halina** Kamionka-Mikuła, Henryk** Małysiak, Bolesław Pochopień.
Gliwice : Wydaw. Politechniki Śląskiej, 2011, 166 s., bibliogr. 33 poz.

układ cyfrowy ; cyfrowy układ sterowania ; funkcja logiczna ; układ sekwencyjny ; układ iteracyjny

digital circuit ; digital control system ; logical function ; sequential circuit ; iterative circuit

9/15
Nr opisu: 0000075138
Synteza i analiza układów cyfrowych.
[Aut.]: Halina** Kamionka-Mikuła, Henryk** Małysiak, Bolesław Pochopień. Wyd. 5 uzup..
Gliwice : Wydaw. Pracowni Komputerowej Jacka Skalmierskiego, 2011, 483 s., bibliogr. 52 poz.

układ cyfrowy ; układ kombinacyjny ; układ iteracyjny ; układ sekwencyjny ; układ programowalny ; projektowanie układów cyfrowych

digital circuit ; combinational circuit ; iterative circuit ; sequential circuit ; programmable device ; digital circuit design

10/15
Nr opisu: 0000058757
Laboratorium podstaw techniki cyfrowej. Praca zbiorowa. Pod red. Andrzeja Hławiczki.
[Aut.]: Tomasz Garbolino, Krzysztof* Gucwa, Andrzej** Hławiczka, Dariusz Kania, J. Kardaszewicz, Józef Kulisz, Adam** Morawiec. Wyd. 3 popr..
Gliwice : Wydaw. Politechniki Śląskiej, 2010, 268 s., bibliogr.
Skrypt nr 2458

układ cyfrowy ; układ sekwencyjny ; układ kombinacyjny ; synteza układów cyfrowych ; przerzutnik

digital circuit ; sequential circuit ; combinational circuit ; synthesis of digital circuits ; flip-flop

11/15
Nr opisu: 0000038050   
Kodowanie stanów samokorekcyjnych układów sekwencyjnych.
[Aut.]: Dariusz Kania, Robert Czerwiński.
-Elektronika 2008 R. 49 nr 5, s. 107-111, bibliogr. 10 poz.

układ programowalny ; kodowanie stanów ; CPLD ; FPGA ; układ sekwencyjny ; układ samokorekcyjny

programmable device ; state assignment ; CPLD ; FPGA ; sequential circuit ; self-correcting circuit

12/15
Nr opisu: 0000075140
Synteza i analiza układów cyfrowych.
[Aut.]: Halina** Kamionka-Mikuła, Henryk** Małysiak, Bolesław Pochopień. Wyd. 2 popr..
Gliwice : Wydaw. Pracowni Komputerowej Jacka Skalmierskiego, 2008, 482 s., bibliogr. 46 poz.

układ cyfrowy ; układ kombinacyjny ; układ iteracyjny ; układ sekwencyjny ; układ programowalny ; projektowanie układów cyfrowych

digital circuit ; combinational circuit ; interative circuit ; sequential circuit ; programmable device ; digital circuit design

13/15
Nr opisu: 0000041044   
Patent. Polska, nr 194 827. Sposób kodowania stanów wewnętrznych automatów sekwencyjnych realizowanych w strukturach programowalnych ze stałym (H,L) lub programowalnym poziomem aktywności wyjścia. Int. Cl. H03M 7/00.
Politechnika Śląska, Polska
Twórcy: Dariusz Kania.
Zgłosz. nr 344 029 z 20.11.2000. Opubl. 31.07.2007, 4 s.

kodowanie stanów wewnętrznych ; układ sekwencyjny ; struktura programowalna ; poziom aktywności wyjścia

encoding internal states ; sequential circuit ; programmable structure ; output activity level

14/15
Nr opisu: 0000022618
Kodowanie stanów: minimalizacja liczby warstw z przekodowaniem.
[Aut.]: Robert Czerwiński, Dariusz Kania.
W: V Krajowa Konferencja Elektroniki, Darłówko Wschodnie, 12-14 czerwca 2006 r.. Warszawa : Wydaw. Czasopism i Książek Technicznych SIGMA-NOT, 2006, s. 26-28, bibliogr. 10 poz. (Elektronika ; R. 47, nr 11 0033-2089)

kodowanie stanów ; układ synchroniczny ; układ sekwencyjny ; pal ; CPLD

state assignment ; synchronous circuit ; sequential circuit ; PAL ; CPLD

15/15
Nr opisu: 0000021540
Komputerowe wspomaganie procesu dydaktycznego w zakresie syntezy liczników.
[Aut.]: Halina** Kamionka-Mikuła, Henryk** Małysiak, Bolesław Pochopień, W. Mnich.
W: Nowe technologie sieci komputerowych. Praca zbiorowa. T. 2. Pod red. Bolesława Pochopienia, Andrzeja Kwietnia, Andrzeja Grzywaka, Jerzego Klamki. Warszawa : Wydaw. Komunikacji i Łączności, 2006, s. 43-52, bibliogr. 10 poz.

układ cyfrowy ; układ sekwencyjny ; komputerowe wspomaganie dydaktyki ; program komputerowy

digital circuit ; sequential circuit ; computer aided education ; computer program

stosując format:
Nowe wyszukiwanie