Wynik wyszukiwania
Zapytanie: TABOREK KRZYSZTOF
Liczba odnalezionych rekordów: 20



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/20
Nr opisu: 0000095370   
Probabilistic elements in analysis of performance of multiprocessor systems.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
-Bull. Pol. Acad. Sci., Tech. Sci. 2014 vol. 62 no. 4, s. 765-771, bibliogr. 22 poz.. Impact Factor 0.914. Punktacja MNiSW 25.000

system wieloprocesorowy ; analiza wydajności ; model kolejkowy ; układ arbitrażu

multiprocessor system ; performance analysis ; queueing model ; arbitration circuit

2/20
Nr opisu: 0000093819
Probablistyczne elementy w analizie wydajności systemów wieloprocesorowych.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
W: Dwunasta Krajowa Konferencja Elektroniki, [Darłowo, 10-13.06.2013]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2013, s. 80 + tekst na CD-ROM
Pełny tekst na CD-ROM

analiza wydajności ; model kolejkowy ; system wieloprocesorowy

performance analysis ; queueing model ; multiprocessing system

3/20
Nr opisu: 0000074656   
Analityczna metoda opisująca działanie układów arbitrażu z rotacją priorytetów.
[Aut.]: Krzysztof Taborek.
-Elektronika 2012 R. 53 nr 10, s. 76-78, bibliogr. 8 poz.. Punktacja MNiSW 6.000

klient ; system wieloprocesorowy ; układ arbitrażu ; wydajność ; rotacja priorytetów

client ; multiprocessor system ; queueing model ; efficiency ; priority rotation

4/20
Nr opisu: 0000082703
Analityczna metoda opisująca działanie układów arbitrażu z rotacją priorytetów.
[Aut.]: Krzysztof Taborek.
W: Jedenasta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-14.06.2012]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2012, s. 78
Pełny tekst na CD-ROM

klient ; system wieloprocesorowy ; układ arbitrażu ; wydajność ; rotacja priorytetów

client ; multiprocessor system ; arbitration circuit ; efficiency ; priority rotation

5/20
Nr opisu: 0000068426   
Analityczna metoda wyznaczania wydajności systemów wieloprocesorowych.
[Aut.]: Krzysztof Taborek.
-Prz. Elektrot. 2011 R. 87 nr 10, s. 72-75, bibliogr. 7 poz.. Impact Factor 0.244. Punktacja MNiSW 15.000

model kolejkowy ; system wieloprocesorowy ; układ arbitrażu

queueing model ; multiprocessor system ; arbitration circuit

6/20
Nr opisu: 0000082088
Analityczna metoda wyznaczania wydajności systemów wieloprocesorowych.
[Aut.]: Krzysztof Taborek.
W: Dziesiąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 05-09.06.2011]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2011, s. 68
Pełny tekst na CD-ROM

model kolejkowy ; system wieloprocesorowy ; układ arbitrażu ; wydajność

queueing model ; multiprocessor system ; arbitration circuit ; efficiency

7/20
Nr opisu: 0000082644
System wieloprocesorowy do badania układów arbitrażu - rozwiązanie sprzętowe.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
W: Dziewiąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 30.05-02.06.2010]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2010, s. 65
Pełny tekst na CD-ROM

FPGA ; mikroprocesor ; system wieloprocesorowy ; układ arbitrażu ; wydajność systemu ; pamięć globalna

FPGA ; microprocessor ; multiprocessor system ; arbitration circuit ; system efficiency ; global memory

8/20
Nr opisu: 0000059499   
System wieloprocesorowy do badania układów arbitrażu. Rozwiązanie sprzętowe.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
-Elektronika 2010 R. 51 nr 9, s. 48-51, bibliogr. 8 poz.

FPGA ; mikroprocesor ; pamięć globalna ; system wieloprocesorowy

FPGA ; microprocessor ; global memory ; multiprocessor system

9/20
Nr opisu: 0000051453
Nierównomierne obciążenie procesorów w systemie wieloprocesorowym.
[Aut.]: Krzysztof Taborek, Zdzisław* Pogoda.
W: Ósma Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 07-10 czerwca 2009]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2009, s. 85
Pełny tekst na CD-ROM

10/20
Nr opisu: 0000052107   
Nierównomierne obciążenie procesorów w systemie wieloprocesorowym.
[Aut.]: Krzysztof Taborek, Zdzisław* Pogoda.
-Elektronika 2009 R. 50 nr 10, s. 60-63, bibliogr. 6 poz.

system wieloprocesorowy ; mikroprocesor ; wydajność systemu

multiprocessor system ; microprocessor ; system efficiency

11/20
Nr opisu: 0000051419
Równomierne obciążenie procesorów w systemie wieloprocesorowym.
[Aut.]: Krzysztof Taborek, Zdzisław* Pogoda.
W: Siódma Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 02-04 czerwca 2008]. Materiały konferencji. T. 2. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2008, s. 441-446, bibliogr. 7 poz.

12/20
Nr opisu: 0000043112   
Równomierne obciążenie procesorów w systemie wieloprocesorowym.
[Aut.]: Krzysztof Taborek, Zdzisław* Pogoda.
-Elektronika 2008 R. 49 nr 11, s. 190-192, bibliogr. 7 poz.

procesor ; obciążenie równomierne ; system wieloprocesorowy ; wydajność systemu

processor ; regular load ; multiprocessor system ; system efficiency

13/20
Nr opisu: 0000031061
Układ arbitrażu z pełną rotacją priorytetów do najniższego dla systemu wieloprocesorowego.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz, Zdzisław* Pogoda.
W: Szósta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-13 czerwca 2007]. Materiały konferencji. T. 1. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej], 2007, s. 249-254, bibliogr. 6 poz.

układ arbitrażu ; rotacja priorytetów ; system wieloprocesorowy ; wydajność systemu ; model kolejkowy

arbitration circuit ; priority rotation ; multiprocessor system ; system efficiency ; queueing model ; queueing model

14/20
Nr opisu: 0000032121
Układ arbitrażu z pełną rotacją priorytetów do najniższego dla systemu wieloprocesorowego.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz, Zdzisław* Pogoda.
W: VI Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-13 czerwca 2007 r.]. Warszawa : Wydaw. Czasopism i Książek Technicznych SIGMA-NOT, 2007, s. 93-96, bibliogr. 6 poz. (Elektronika ; R. 48, nr 11 0033-2089)

układ arbitrażu ; rotacja priorytetów ; system wieloprocesorowy ; model kolejkowy ; wydajność systemu

queueing model ; priority rotation ; multiprocessor system ; system efficiency

15/20
Nr opisu: 0000031538
Arbitration circuit with cyclically shifted priorities for multiprocessor system.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
W: Discrete-event system design. DESDes'06. A proceedings volume from the 3rd IFAC Workshop on Discrete-Event System Design, Rydzyna, Poland, 26-28 September 2006. Eds: M. Adamski [et al.]. Zielona Góra : University of Zielona Góra Press, 2006, s. 173-178

16/20
Nr opisu: 0000031765
Układ arbitrażu o stałych priorytetach dla systemu wieloprocesorowego.
[Aut.]: Krzysztof Taborek, Zdzisław* Pogoda.
W: Piąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 12-14 czerwca 2006]. Materiały konferencji. T. 1. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2006, s. 199-204, bibliogr. 4 poz.

17/20
Nr opisu: 0000021302
Arbitration circuit with full rotation of priorities to the highest one for multiprocessor system.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
W: Proceedings of 8th IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems. DDECS 2005, Sopron, Hungary, April 13-16, 2005. Eds: G. Takach [et al.]. Sopron : University of West Hungary, 2005, s. 202-205

18/20
Nr opisu: 0000013685   
Układy arbitrażu w systemach wieloprocesorowych. Rozprawa doktorska.
[Aut.]: Krzysztof Taborek.
Gliwice, 2003, 150 s., bibliogr. 96 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

system komputerowy ; systemy ze wspólną pamięcią ; system wieloprocesorowy ; układ arbitrażu ; algorytm obsługi zgłoszeń ; FPGA

computer system ; systems with shared memory ; multiprocessing system ; arbitration circuit ; algorithm for handling requests ; FPGA

19/20
Nr opisu: 0000041883
An arbitration circuit with maskable priorities for multiprocessor system.
[Aut.]: Krzysztof Taborek.
W: International Conference on Programmable Devices and Systems. PDS'96, Ostrava, Czech Republic, November 26-28, 1996. VSB Technical University Ostrava. Department of Electronics and Telecommunication. [B.m.] : [b.w.], 1996, s. 141-146, bibliogr. 6 poz.

20/20
Nr opisu: 0000037079
Hardware implementation of the 8-bit multiprocessor system.
[Aut.]: Krzysztof Taborek.
W: Programmable devices and systems. PDS'95. International conference, Gliwice, Poland, 9-10.11.95. Conference proceedings. [B.m.] : [b.w.], 1995, s. 145-151, bibliogr. 6 poz.

stosując format:
Nowe wyszukiwanie