Wynik wyszukiwania
Zapytanie: POLOK DARIUSZ
Liczba odnalezionych rekordów: 36



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/36
Nr opisu: 0000123698
Multiple decomposition of Boolean functions in the reed-Muller spectral domain.
[Aut.]: Dariusz Polok, Edward** Hrynkiewicz.
W: XVII Krajowa Konferencja Elektroniki, Darłówko Wschodnie, 03-07.06.2018. Program konferencji. [Dokument elektroniczny]. [B.m.] : [b.w.], 2018, pamięć USB (PenDrive) s. 1-7, bibligr. 11 poz.

synteza logiczna ; widmo Reeda-Mullera ; dekompozycja wielokrotna ; implementacja FPGA

logic synthesis ; Reed-Muller spectrum ; multiple decomposition ; FPGA implementation

2/36
Nr opisu: 0000109967   
About some peculiar approaches to seeking the Ashenhurst decomposition of logic functions in the Reed-Muller spectrum domain.
[Aut.]: Dariusz Polok, Edward** Hrynkiewicz.
W: Mixed design of integrated circuits and systems. MIXDES 2016. Proceedings of the 23rd international conference, Łódź, Poland, June 23-25, 2016. Ed. by Andrzej Napieralski. Łódź : Department of Microelectronics and Computer Science. Lodz University of Technology, 2016, s. 155-159, bibliogr. 3 poz.

3/36
Nr opisu: 0000111709   
FPGA-based two-processor CPU for PLC.
[Aut.]: Mirosław Chmiel, W. Kloska, Dariusz Polok, J. Mocha.
W: 2016 International Conference on Signals and Electronic Systems (ICSES), Kraków, Poland, 5-7 September 2016. Eds.: Witold Machowski and Jacek Stępień. Piscataway : IEEE, 2016, s. 247-252, bibliogr. 21 poz.

FPGA ; jednostka centralna ; programowalny sterownik logiczny ; język programowania ; lista instrukcji ; logika programowalna

Field Programmable Gate Array ; central processing unit ; programmable logic controller ; programming language ; instruction List ; programmable logic

4/36
Nr opisu: 0000113551   
Impact of PWM control frequency onto efficiency of a 1 kW permanent magnet synchronous Motor.
[Aut.]: Tomasz Rudnicki, Andrzej Sikora, Robert Czerwiński, Dariusz Polok.
-Elektron. Elektrotech. 2016 vol. 22 iss. 6, s. 10-16, bibliogr. 13 poz.. Impact Factor 0.859. Punktacja MNiSW 15.000

napęd silnika ; maszyna z magnesami trwałymi ; sterowanie momentem ; sterowanie wektorowe ; PWM

motor drive ; permanent magnet machine ; torque control ; vector control ; PWM

5/36
Nr opisu: 0000116527   
Some observations related to searching for logic functions decomposition in Reed-Muller spectral domain.
[Aut.]: Dariusz Polok, Edward** Hrynkiewicz.
W: 14th IFAC Conference on Programmable Devices and Embedded Systems. PDES 2016 Brno, Czech Republic, 5-7 October 2016. Ed. by Zdenek Bradac. Amsterdam : Elsevier, 2016, s. 104-108, bibliogr. 12 poz. (IFAC-PapersOnLine ; vol. 49, iss. 25 2405-8963)

rozkład funkcji logicznych ; widmo Reeda-Mullera ; widmo polaryzacji ; realizacja funkcji logicznych

logic function decomposition ; Reed-Muller spectrum ; spectrum polarization ; logic function implementation

6/36
Nr opisu: 0000100633
Performance analysis of a PMSM drive with torque and speed control.
[Aut.]: Tomasz Rudnicki, Robert Czerwiński, Dariusz Polok, Andrzej Sikora.
W: Mixed design of integrated circuits and systems. MIXDES 2015. Book of abstracts of 22nd international conference, Toruń, Poland, June 25-27, 2015. [Dokument elektroniczy].. Ed. by Andrzej Napieralski. Łódź : Department of Microelectronics and Computer Science. Lodz University of Technology, 2015, s. 147
Toż na USB PenDrive

7/36
Nr opisu: 0000103042   
Performance analysis of a PMSM drive with torque and speed control.
[Aut.]: Tomasz Rudnicki, Robert Czerwiński, Dariusz Polok, Andrzej Sikora.
W: Mixed design of integrated circuits and systems. MIXDES 2015. Proceedings of 22nd international conference, Toruń, Poland, June 25-27, 2015. Ed. by Andrzej Napieralski. Łódź : Department of Microelectronics and Computer Science. Lodz University of Technology, 2015, s. 562-566, bibliogr. 16 poz.

sterowanie wektorowe silnika ; napęd silnika ; maszyna z magnesami trwałymi ; sterowanie momentem

machine vector control ; motor drive ; permanent magnet machine ; torque control

8/36
Nr opisu: 0000106333   
Popular microcontrollers execute IEC 61131-3 standard operators and functional blocks in simply automatic control tasks.
[Aut.]: Mirosław Chmiel, Edward** Hrynkiewicz, Dariusz Polok, J. Mocha.
W: 20th International Conference on Methods and Models in Automation and Robotics (MMAR), Międzyzdroje, Poland, 24-27 August 2015. Piscataway : Institute of Electrical and Electronics Engineers, 2015, s. 643-648, bibliogr. 21 poz.

jednostka centralna ; programowalny sterownik logiczny ; sterowanie mikroprocesorowe ; język programowania ; program sterowania ; mikroprogramowanie ; operatory języka

central processing unit ; programmable logic controller ; microprocessor control ; programming language ; control program ; microprogramming ; language operators

9/36
Nr opisu: 0000113723   
About implementation of IEC 61131-3 IL function blocks in standard microcontrollers.
[Aut.]: Mirosław Chmiel, Jan* Mocha, Edward** Hrynkiewicz, Dariusz Polok.
-Int. J. Electron. Telecommun. 2014 vol. 60 no. 1, s. 33-38, bibliogr. 15 poz.. Punktacja MNiSW 15.000

central processing unit ; programmable logic controller ; microprocessor control ; microprogramming ; programming language ; language operators

10/36
Nr opisu: 0000099759   
Analysis of implementation opportunities for selected conventional counter-based circuits in selected FPGA structures in terms of time performance.
[Aut.]: Jarosław Wrotniak, Krzysztof* Pucher, Dariusz Polok.
W: International Conference on Applied and Theoretical Electricity (ICATE), Craiova, 23-25 Oct. 2014. Piscataway : IEEE, 2014, s. 1-7, bibliogr. 13 poz.

FPGA ; układ logiczny ; półprzewodnik

Field Programmable Gate Array ; logic array ; semiconductor

11/36
Nr opisu: 0000096391   
Seeking for decomposition of a Boolean function in the Reed-Muller spectral domain by means of permutation between function variables.
[Aut.]: Edward** Hrynkiewicz, Dariusz Polok.
W: Mixed design of integrated circuits and systems. MIXDES 2014. Proceedings of the 21st international conference, Lublin, Poland, June 19-21, 2014. Ed. by Andrzej Napieralski. Łódź : Department of Microelectronics and Computer Science. Technical University of Łódź, 2014, s. 262-266, bibliogr. 11 poz.

funkcja boolowska ; FPGA ; widmo Reeda-Mullera ; podział układów logicznych

boolean function ; FPGA ; Reed-Muller spectrum ; logic circuit implementation

12/36
Nr opisu: 0000090300
About implementation of IEC 61131-3 IL operators in standard microcontrollers.
[Aut.]: Mirosław Chmiel, Jan* Mocha, Edward** Hrynkiewicz, Dariusz Polok.
W: 12th IFAC Workshop on Programmable Devices and Embedded Systems. PDeS 2013, Velke Karlovice, Czech Republic, 25-27 September 2013 [online]. Ed. Z. Slanina. Oxford : Elsevier, 2013, (plik pdf) s. 30-35, bibliogr. 18 poz. (IFAC Proceedings Volumes ; vol. 12, pt 1 1474-6670)

programowalny sterownik przemysłowy ; komputer przemysłowy PC ; sterownik przemysłowy PLC ; system wbudowany ; mikroprocesor ; mikrokontroler ; zastosowanie przemysłowe

industrial programmable controller ; industrial PCs ; industrial PLCs ; embedded system ; microprocessor ; microcontroller ; industrial application

13/36
Nr opisu: 0000074655   
Implementacja uniwersalnych interfejsów komputerowych wykorzystujących klasę Mass-Storage systemu USB.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
-Elektronika 2012 R. 53 nr 10, s. 70-73, bibliogr. 11 poz.. Punktacja MNiSW 6.000

interfejs komunikacyjny ; USB ; masowe urządzenia magazynujące ; system plików ; FAT

communication interface ; USB ; mass-storage device ; file system ; FAT

14/36
Nr opisu: 0000082717
Implementacja uniwersalnych interfejsów komputerowych wykorzystujących klasę Mass-Storage systemu USB.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Jedenasta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-14.06.2012]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2012, s. 83
Pełny tekst na CD-ROM

interfejs komunikacyjny ; USB ; masowe urządzenia magazynujące ; system plików ; FAT

communication interface ; USB ; mass-storage device ; file system ; FAT

15/36
Nr opisu: 0000080497
Application of single-board with the embedded DOS operating system as central units of data acquisition system used for mechatronic measurements.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Mechatronic systems and materials 2010. Selected papers. Eds: E. Macha, R. Pawliczek. Opole : Opole University of Technology, 2011, s. 199-208, bibliogr. 8 poz.

16/36
Nr opisu: 0000082094
Permutacja argumentów funkcji logicznej przy poszukiwaniu dekompozycji Ashenhursta.
[Aut.]: Edward** Hrynkiewicz, Dariusz Polok.
W: Dziesiąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 05-09.06.2011]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2011, s. 78
Pełny tekst na CD-ROM

synteza logiczna ; dekompozycja ; widmo Reeda-Mullera ; układ FPGA ; permutacja argumentów

logic synthesis ; decomposition ; Reed-Muller spectrum ; FPGA system ; variables permutation

17/36
Nr opisu: 0000068625   
Permutacja argumentów funkcji logicznej przy poszukiwaniu dekompozycji Ashenhursta w dziedzinie spektralnej Reeda-Mullera.
[Aut.]: Edward** Hrynkiewicz, Dariusz Polok.
-Elektronika 2011 R. 52 nr 10, s. 124-127, bibliogr. 5 poz.. Punktacja MNiSW 6.000

dekompozycja ; funkcja Reeda-Mullera ; funkcja logiczna

decomposition ; Reed-Muller function ; logical function

18/36
Nr opisu: 0000059603
Application of single-board with the embedded DOS operating system as central units of data acquisition system used for mechatronic measurements.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Mechatronic systems and materials. MSM 2010. 6th International conference, Opole (Poland), 5-8 July 2010. Abstracts. Eds: K. Kluger, E. Macha, R. Pawliczek. Opole : Opole University of Technology, 2010, s. 177-178, bibliogr. 8 poz.

19/36
Nr opisu: 0000056741
Analysis of timings in networks that use TCP/IP or UDP/IP protocols for communication with industrial controllers in mechatronic systems.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Mechatronic systems and materials II. MSM 2007. Selected, peer reviewed papers from the 3rd international conference, Kaunas, Lithuania, 27-29 September 2007. Eds: I. Skiedraite, J. Baskutiene. Stafa-Zurich : Trans Tech Publications, 2009, s. 94-99 (Solid State Phenomena ; vol. 144)

20/36
Nr opisu: 0000059068   
Application of embedded systems based on single-board computers on an example of the DIMM PC.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: 15th International Symposium for Design and Technology of Electronics Packages. SIITME 2009, Gyula, Hungary, 17-20 September 2009. Eds: Z. Illyefalvi-Vitez, O. Krammer, R. Batorfi. Piscataway : Institute of Electrical and Electronics Engineers, 2009, s. 305-310, bibliogr. 22 poz.

21/36
Nr opisu: 0000059069   
Programmable Logic Controller based on reconfigurable logic.
[Aut.]: Edward** Hrynkiewicz, Adam Milik, Dariusz Polok.
W: 15th International Symposium for Design and Technology of Electronics Packages. SIITME 2009, Gyula, Hungary, 17-20 September 2009. Eds: Z. Illyefalvi-Vitez, O. Krammer, R. Batorfi. Piscataway : Institute of Electrical and Electronics Engineers, 2009, s. 227-231, bibliogr. 10 poz.

22/36
Nr opisu: 0000050798
Adaptation of the VME bus for the need to implement the ISA bus used by the DIMM-PC module.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
-Buletinul Stiintific al Universitatii Politehnica din Timisoara, Seria Electronica si Telecomunicatii 2008 t. 53 fasc. 1, s. 166-171, bibliogr. 14 poz.

23/36
Nr opisu: 0000051514   
Application of the DIMM-PC module for mapping the ISA bus onto the VME bus hardware.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: XIII Poznańskie Warsztaty Telekomunikacyjne 2008. XIII PWT 2008. [XIII Poznańska konferencja naukowo-dydaktyczna w dziedzinie telekomunikacji i elektroniki], Poznań, 11 grudnia 2008 r. Materiały konferencyjne. [Dokument elektroniczny]. Wydział Elektroniki i Telekomunikacji Politechniki Poznańskiej, IEEE Communications Society. Poznań : Wydaw. Politechniki Poznańskiej, 2008, dysk optyczny (CD-ROM) s. 1-4, bibliogr. 14 poz.

VME ; ISA ; DIMM-PC

VME ; ISA ; DIMM-PC

24/36
Nr opisu: 0000050799
Hardware implementation of the linguistic decomposition technique in the FPGA-FIS system.
[Aut.]: Bernard Wyrwoł, Dariusz Polok.
-Buletinul Stiintific al Universitatii Politehnica din Timisoara, Seria Electronica si Telecomunicatii 2008 t. 53 fasc. 1, s. 161-165, bibliogr. 10 poz.

25/36
Nr opisu: 0000031030
Analiza zależności czasowych w sieciach wykorzystujących protokoły TCP/IP oraz UDP/IP do komunikacji ze sterownikami przemysłowymi.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Szósta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-13 czerwca 2007]. Materiały konferencji. T. 2. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej], 2007, s. 499-504, bibliogr. 14 poz.

protokół TCP/IP ; protokół UDP/IP ; sterownik przemysłowy ; sterowanie rozproszone ; czas reakcji ; TCP/IP ; UDP/IP

TCP/IP protocol ; UDP/IP protocol ; industrial controller ; distributed control ; response time ; TCP/IP ; UDP/IP

26/36
Nr opisu: 0000040357   
Analysis of timings in networks that use TCP/IP or UDP/IP protocols for communication with industrial controllers in mechatronics systems.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Mechatronic systems and materials. MSM 2007. 3rd International conference, Kaunas, Lithuania, 27-29 September, 2007. Abstracts of reviewed papers. Kaunas University of Technology [et al.]. Kaunas : Technologija, 2007, s. 95-96, bibliogr. 14 poz.

27/36
Nr opisu: 0000017951
Taking advantage of features incorporated into one-chipz microcontrollers applicable when special functions of industrial-type programmable logic controllers are performed.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Proceedings of IFAC Workshop on Programmable Devices and Embedded Systems. PDeS 2006, Brno, February 14th - 16th, 2006. [Brno] : [Brno University of Technology], [2006], s. 174-179, bibliogr. 24 poz.

28/36
Nr opisu: 0000010638
High speed arithmetic calculation unit for Xilinx type FPGAs.
[Aut.]: Edward** Hrynkiewicz, Adam Milik, Dariusz Polok.
W: Proceedings of IFAC Workshop on Programmable Devices and Systems. PDS 2004, Cracow, November 18th -19th, 2004. [Gliwice] : [Instytut Elektroniki. Wydział Automatyki, Elektroniki i Informatyki Politechniki Śląskiej], [2004], s. 181-185, bibliogr. 9 poz.

FPGA ; synteza wysokiego poziomu ; arytmometr

FPGA ; high level synthesis ; arithmetic unit ; reconfigurable logic

29/36
Nr opisu: 0000006311
Modifications of macro-cells that facilitate utilization of logic resources included into programmable structures.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Programmable devices and systems 2003. (PDS 2003). A proceedings volume from the 6th IFAC Workshop, Ostrava, Czech Republik, 11-13 February 2003. Ed. by: V. Srovnal, K. Vlcek. Oxford : Pergamon Press, 2003, s. 395-400, bibliogr. 16 poz.

sterowanie cyfrowe ; logika boolowska ; sprzęt komputerowy ; logika systemu binarnego ; asynchroniczna logika sekwencyjna ; układ scalony

digital control ; boolean logic ; hardware ; binary logic system ; asynchronous sequential logic ; integral circuit

30/36
Nr opisu: 0000098303
Modifications of macro-cells that facilitate utilization of logic resources included into programmable structures.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: IFAC Workshop on Programmable Devices and Systems. PDS 2003, Ostrava, Czech Republik, February 11th-13th, 2003. Preprints. Ostrava : VSB - Technicka univerzita Ostrava, 2003, s. 98-103, bibliogr. 16 poz.

sterowanie cyfrowe ; logika boolowska ; sprzęt komputerowy ; logika systemu binarnego ; asynchroniczna logika sekwencyjna ; układ scalony

digital control ; boolean logic ; hardware ; binary logic system ; asynchronous sequential logic ; integral circuit

31/36
Nr opisu: 0000008809
Możliwości implementacyjne typowych automatów cyfrowych wykorzystujących przerzutniki z asynchronicznymi wejściami ustawiającymi przy użyciu cyfrowych struktur programowalnych.
[Aut.]: Krzysztof* Pucher, Dariusz Polok.
W: Reprogramowalne układy cyfrowe. RUC'2003. Materiały VI krajowej konferencji naukowej, Szczecin, 8-9 maja 2003. [Szczecin] : [Instytut Informatyki. Politechnika Szczecińska], 2003, s. 237-244, bibliogr. 12 poz.

32/36
Nr opisu: 0000052164   
Metoda testowania mikroprocesorów z wykorzystaniem procesów symulacyjnych. Oprogramowanie i sprzęt.
[Aut.]: Mirosław* Czak, Andrzej Mitas, Dariusz Polok, Zbigniew Rymarski.
-Zesz. Nauk. PŚl., Autom. 1992 z. 103, s. 39-54, bibliogr. 11 poz.

33/36
Nr opisu: 0000053628
Stanowisko testowo-uruchomieniowe dla procesorów INTEL 8086/88. Sprzęt i oprogramowanie.
[Aut.]: Mirosław* Czak, Andrzej Mitas, Dariusz Polok, Zbigniew Rymarski.
-Pomiary Autom. Kontr. 1991 R. 37 nr 7, s. 165-168, bibliogr. 10 poz.

34/36
Nr opisu: 0000060366
Testowanie i projektowanie łatwo testowalnych układów i pakietów cyfrowych. Praca zbiorowa. Cz. 1. Pod red. Andrzeja Hławiczki.
[Aut.]: Andrzej** Hławiczka, Andrzej Mitas, Dariusz Polok, Jan** Piecha, J. Gawin, J. Kotula, D. Badura.
Gliwice : Dział Wydaw. Politechniki Śląskiej, 1990, 186 s., bibliogr. 21 poz.
(Skrypty Uczelniane ; Politechnika Śląska nr 1586 0434-0825)

35/36
Nr opisu: 0000063083
Testing of faults of digital circuits with high impedance state outputs.
[Aut.]: Dariusz Polok, Mirosław* Czak.
W: The professional personal computer (PPC) and its world. Sixth Symposium on Microcomputer and Microprocessor Applications, Budapest, Hungary, 17th - 19th October 1989. Vol. 1. Budapest : Hiradastechnikai Tudomanyos Egyesulet, 1989, s. 739-748, bibliogr. 5 poz.

36/36
Nr opisu: 0000064224
Automatyczny tester funkcjonalny układów scalonych - MASTER-86. Własności, technika diagnostyczna, oprogramowanie.
[Aut.]: Andrzej Mitas, Andrzej** Hławiczka, Dariusz Polok.
-Pomiary Autom. Kontr. 1988 R. 34 nr 9, s. 209-211, bibliogr. 6 poz.

stosując format:
Nowe wyszukiwanie