Wynik wyszukiwania
Zapytanie: KOŁODZIŃSKI S
Liczba odnalezionych rekordów: 7



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/7
Nr opisu: 0000082893   
Decomposition of multioutput logic function in Reed-Muller spectral domain.
[Aut.]: Edward** Hrynkiewicz, S. Kołodziński.
W: Proceedings of the 2011 IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. [DDECS 2011], Cottbus, Germany, April 13-15, 2011. Piscataway : Institute of Electrical and Electronics Engineers, 2011, s. 179-182, bibliogr. 17 poz.

funkcja logiczna wielowyjściowa ; widmo Reeda-Mullera ; dekompozycja rozłączna ; dekompozycja nierozłączna ; Boole'owski rachunek różniczkowy ; FPGA

multi-output logic function ; Reed-Muller spectrum ; disjoint decomposition ; non-disjoint decomposition ; Boolean Differential Calculus ; FPGA

2/7
Nr opisu: 0000063173   
An Ashenhurst disjoint and non-disjoint decomposition of logic functions in Reed-Muller spectral domain.
[Aut.]: Edward** Hrynkiewicz, S. Kołodziński.
W: Mixed design of integrated circuits and systems. MIXDES 2010. Proceedings of the 17th international conference, Wrocław, Poland, 24-26 June 2010. Ed. by A. Napieralski. Wrocław : Department of Microelectronics and Computer Science. Technical University of Łódź, 2010, s. 200-204, bibliogr. 10 poz.

widmo Reeda-Mullera ; dekompozycja ; Boole'owski rachunek różniczkowy ; FPGA

Reed-Muller spectrum ; decomposition ; Boolean Differential Calculus ; FPGA

3/7
Nr opisu: 0000063339   
Non-disjoint decomposition of logic functions in Reed-Muller spectral domain.
[Aut.]: Edward** Hrynkiewicz, S. Kołodziński.
W: Proceedings of the 13th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. [DDECS 2010], Vienna, Austria, April 14-16, 2010. Piscataway : Institute of Electrical and Electronics Engineers, 2010, s. 293-296, bibliogr. 9 poz.

widmo Reeda-Mullera ; dekompozycja nierozłączna ; Boole'owski rachunek różniczkowy

Reed-Muller spectrum ; non-disjoint decomposition ; Boolean Differential Calculus ; FPGA

4/7
Nr opisu: 0000056439   
An utilisation of Boolean differential calculus in variables partition calculation for decomposition of logic functions.
[Aut.]: S. Kołodziński, Edward** Hrynkiewicz.
W: Proceedings of the 2009 IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. DDECS'2009, Liberec, Czech Republic, April 15-17, 2009. Piscataway : Institute of Electrical and Electronics Engineers, 2009, s. 34-37, bibliogr. 11 poz.

Boole'owski rachunek różniczkowy ; kod Reeda-Mullera ; dekompozycja macierzowa ; dekompozycja Ashenhursta ; funkcja logiczna

Boolean Differential Calculus ; Reed-Muller Code ; matrix decomposition ; Ashenhurst decomposition ; logical function

5/7
Nr opisu: 0000050842   
Boole'owski rachunek różniczkowy w dekompozycji funkcji logicznych implementowanych w układach FPGA.
[Aut.]: Edward** Hrynkiewicz, S. Kołodziński.
-Pomiary Autom. Kontr. 2009 vol. 55 nr 8, s. 621-623, bibliogr. 11 poz.

dekompozycja ; FPGA ; Boole'owski rachunek różniczkowy

decomposition ; FPGA ; Boolean Differential Calculus

6/7
Nr opisu: 0000031630   
Decomposition of logic functions in Reed-Muller spectral domain.
[Aut.]: Edward** Hrynkiewicz, S. Kołodziński.
W: Proceedings of the 2007 IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, Kraków, Poland, April 11-13, 2007. Eds: P. Girard [et al.]. Piscataway : Institute of Electrical and Electronics Engineers, 2007, s. 219-222, bibliogr. 8 poz.

7/7
Nr opisu: 0000013810
Dekompozycja funkcji logicznych w dziedzinie spektralnej Reeda-Mullera.
[Aut.]: Edward** Hrynkiewicz, S. Kołodziński.
W: Reprogramowalne układy cyfrowe. RUC'2004. Materiały VII krajowej konferencji naukowej, Szczecin, 13-14 maja 2004. Politechnika Szczecińska. Szczecin : Politechnika Szczecińska, 2004, s. 9-17

stosując format:
Nowe wyszukiwanie