Wynik wyszukiwania
Zapytanie: HRYNKIEWICZ EDWARD
Liczba odnalezionych rekordów: 145



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/145
Nr opisu: 0000134056   
On SFC low power hardware implementation in FPGAs.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
-IFAC-PapersOnLine 2019 vol. 52 iss. 27, s. 62-67, bibliogr. 15 poz.
Zawiera materiały z: 16th IFAC Conference on Programmable Devices and Embedded Systems PDES 2019, High Tatras, Slovakia, 29-31 October 2019. Punktacja MNiSW 20.000

schemat SFC ; schemat drabinkowy ; FPGA ; harmonogram operacji ; odwzorowanie technologiczne ; projektowanie ukierunkowane na redukcję pobieranej energii

SFC ; LD ; FPGA ; scheduling ; mapping ; power aware design

2/145
Nr opisu: 0000125318   
Hardware mapping strategies of PLC programs in FPGAs.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
W: 15th IFAC Conference on Programmable Devices and Embedded Systems. PDeS 2018, Ostrava, Czech Republic, 23-25 May 2018. Ed. by Zdenek Slanina. Amsterdam : Elsevier, 2018, s. 131-137, bibliogr. 26 poz. (IFAC-PapersOnLine ; vol. 51, iss. 6 2405-8963)

PLC ; LD ; IL ; SFC ; FPGA ; harmonogramowanie ; odwzorowanie technologiczne ; przetwarzanie potokowe ; współdzielenie zasobów

PLC ; LD ; IL ; SFC ; FPGA ; scheduling ; mapping ; pipelining ; resource sharing

3/145
Nr opisu: 0000123698
Multiple decomposition of Boolean functions in the reed-Muller spectral domain.
[Aut.]: Dariusz Polok, Edward Hrynkiewicz.
W: XVII Krajowa Konferencja Elektroniki, Darłówko Wschodnie, 03-07.06.2018. Program konferencji. [Dokument elektroniczny]. [B.m.] : [b.w.], 2018, pamięć USB (PenDrive) s. 1-7, bibligr. 11 poz.

synteza logiczna ; widmo Reeda-Mullera ; dekompozycja wielokrotna ; implementacja FPGA

logic synthesis ; Reed-Muller spectrum ; multiple decomposition ; FPGA implementation

4/145
Nr opisu: 0000112218
Nonlinearity measurement of a voltage ramp using a digital technique.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
-J. Circuits, Syst. Comput. 2017 vol. 26 no. 5, art. 1750081 s. 1-15, bibliogr. 19 poz.. Impact Factor 0.595. Punktacja MNiSW 15.000

rampa napięciowa ; pomiar nieliniowości ; błąd nieliniowości

voltage ramp ; nonlinearity measurement ; nonlinearity error

5/145
Nr opisu: 0000109967   
About some peculiar approaches to seeking the Ashenhurst decomposition of logic functions in the Reed-Muller spectrum domain.
[Aut.]: Dariusz Polok, Edward Hrynkiewicz.
W: Mixed design of integrated circuits and systems. MIXDES 2016. Proceedings of the 23rd international conference, Łódź, Poland, June 23-25, 2016. Ed. by Andrzej Napieralski. Łódź : Department of Microelectronics and Computer Science. Lodz University of Technology, 2016, s. 155-159, bibliogr. 3 poz.

6/145
Nr opisu: 0000116528   
Distributed PLC based on multicore CPUs - architecture and programming.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
W: 14th IFAC Conference on Programmable Devices and Embedded Systems. PDES 2016 Brno, Czech Republic, 5-7 October 2016. Ed. by Zdenek Bradac. Amsterdam : Elsevier, 2016, s. 1-7, bibliogr. 23 poz. (IFAC-PapersOnLine ; vol. 49, iss. 25 2405-8963)

PLC ; FD ; SFC ; kompilator ; system dystrybucji ; system sterowania ; MIMD ; FPGA

PLC ; LD ; SFC ; compiler ; distributed system ; control network ; MIMD ; FPGA

7/145
Nr opisu: 0000105075   
Implementation of a microcontroller-based simplified FITA-FIS model.
[Aut.]: Bernard Wyrwoł, Edward Hrynkiewicz.
-Microprocess. Microsyst. 2016 vol. 44, s. 22-27, bibliogr. 19 poz.. Impact Factor 1.025. Punktacja MNiSW 20.000

sterowanie rozmyte ; system rozmyty ; logika rozmyta ; mikrokontroler ; ARM

fuzzy control ; fuzzy system ; fuzzy logic ; microcontroller ; arm

8/145
Nr opisu: 0000111705   
Multiple core PLC CPU with tight thread synchronization.
[Aut.]: Adam Milik, Mirosław Chmiel, Edward Hrynkiewicz.
W: 2016 International Conference on Signals and Electronic Systems (ICSES), Kraków, Poland, 5-7 September 2016. Eds.: Witold Machowski and Jacek Stępień. Piscataway : IEEE, 2016, s. 253-258, bibliogr. 21 poz.

architektura wielowątkowa ; programowalny sterownik logiczny ; CPU ; FPGA

multithreaded architecture ; programmable logic controller ; CPU ; FPGA

9/145
Nr opisu: 0000105918   
On the systematic method of conditional control program execution by a PLC.
[Aut.]: Adam Milik, Mirosław Chmiel, Edward Hrynkiewicz.
-Bull. Pol. Acad. Sci., Tech. Sci. 2016 vol. 64 no. 1, s. 161-170, bibliogr. 21 poz.. Impact Factor 1.156. Punktacja MNiSW 25.000

program sterowania ; PLC ; LD ; IL ; FPGA ; kompilator ; optymalizacja programu sterowania ; programowanie sterowników PLC ; graf przepływowy

control program ; PLC ; LD ; IL ; FPGA ; compiler ; control program optimization ; PLC programming ; flow graph

10/145
Nr opisu: 0000116527   
Some observations related to searching for logic functions decomposition in Reed-Muller spectral domain.
[Aut.]: Dariusz Polok, Edward Hrynkiewicz.
W: 14th IFAC Conference on Programmable Devices and Embedded Systems. PDES 2016 Brno, Czech Republic, 5-7 October 2016. Ed. by Zdenek Bradac. Amsterdam : Elsevier, 2016, s. 104-108, bibliogr. 12 poz. (IFAC-PapersOnLine ; vol. 49, iss. 25 2405-8963)

rozkład funkcji logicznych ; widmo Reeda-Mullera ; widmo polaryzacji ; realizacja funkcji logicznych

logic function decomposition ; Reed-Muller spectrum ; spectrum polarization ; logic function implementation

11/145
Nr opisu: 0000100865
Implementation of the FITA fuzzy inference system on the specific microcontroller platform.
[Aut.]: Bernard Wyrwoł, Edward Hrynkiewicz.
W: [13th] IFAC Conference on Programmable Devices and Embedded Systems. PDeS 2015, Cracow, May 13th - 14th, 2015. Preprints. [B.m.] : [b.w.], 2015, s. 177-181, bibliogr. 20 poz.
Toż na CD-ROM

sterowanie rozmyte ; system rozmyty ; mikrokontroler

fuzzy control ; fuzzy system ; microcontroller

12/145
Nr opisu: 0000104492   
Implementation of the FITA Fuzzy Inference System on the specific microcontroller platform.
[Aut.]: Bernard Wyrwoł, Edward Hrynkiewicz.
-IFAC-PapersOnLine 2015 vol. 48 iss. 4, s. 165-169, bibliogr. 20 poz.
Referat wygłoszony na: 13th IFAC and IEEE Conference on Programmable Devices and Embedded Systems - PDES 2015. Punktacja MNiSW 5.000

sterowanie rozmyte ; system rozmyty ; logika rozmyta ; mikrokontroler

fuzzy control ; fuzzy system ; fuzzy logic ; microcontroller

13/145
Nr opisu: 0000106333   
Popular microcontrollers execute IEC 61131-3 standard operators and functional blocks in simply automatic control tasks.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Dariusz Polok, J. Mocha.
W: 20th International Conference on Methods and Models in Automation and Robotics (MMAR), Międzyzdroje, Poland, 24-27 August 2015. Piscataway : Institute of Electrical and Electronics Engineers, 2015, s. 643-648, bibliogr. 21 poz.

jednostka centralna ; programowalny sterownik logiczny ; sterowanie mikroprocesorowe ; język programowania ; program sterowania ; mikroprogramowanie ; operatory języka

central processing unit ; programmable logic controller ; microprocessor control ; programming language ; control program ; microprogramming ; language operators

14/145
Nr opisu: 0000100169
The design approach to the single-phase Z-Source inverter.
[Aut.]: Zbigniew Rymarski, Edward Hrynkiewicz.
W: Czternasta Krajowa Konferencja Elektroniki, [Darłowo, 08-12.06.2015]. Materiały konferencji. [Dokument elektroniczny]. [B.m.] : [b.w.], 2015, pamięć USB (PenDrive) s. 214-219, bibliogr. 22 poz.

obwód impedancyjny ; falownik typu Z ; charakterystyka Bodego ; inwerter napięcia ; model małosygnałowy

impedance network ; Z-Source ; Bode plot ; voltage source inverter ; small signal model

15/145
Nr opisu: 0000101585   
The design approach to the single-phase Z-Source inverter.
[Aut.]: Zbigniew Rymarski, Edward Hrynkiewicz.
-Prz. Elektrot. 2015 R. 91 nr 9, s. 154-157, bibliogr. 22 poz.. Punktacja MNiSW 14.000

sieć impedancyjna ; Z-Source ; model małosygnałowy ; inwerter napięcia ; charakterystyka Bodego

impedance network ; Z-Source ; small signal model ; voltage source inverter ; Bode plot

16/145
Nr opisu: 0000113723   
About implementation of IEC 61131-3 IL function blocks in standard microcontrollers.
[Aut.]: Mirosław Chmiel, Jan* Mocha, Edward Hrynkiewicz, Dariusz Polok.
-Int. J. Electron. Telecommun. 2014 vol. 60 no. 1, s. 33-38, bibliogr. 15 poz.. Punktacja MNiSW 15.000

central processing unit ; programmable logic controller ; microprocessor control ; microprogramming ; programming language ; language operators

17/145
Nr opisu: 0000094464   
Algorytmy detekcji awarii łącza redundantnego w przemysłowych systemach rozproszonych czasu rzeczywistego z ciągłą transmisją danych dwiema magistralami. Rozprawa doktorska.
[Aut.]: Błażej* Kwiecień.
Gliwice, 2014, 134 s., bibliogr. 126 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

transmisja danych ; PLC ; rozproszony system czasu rzeczywistego ; przemysłowa sieć komputerowa ; detekcja awarii ; Modbus ; podwójna magistrala

data transmission ; PLC ; distributed real time system ; industrial computer network ; failure detection ; Modbus ; dual bus

18/145
Nr opisu: 0000092390
Industrial implementation of failure detection algorithm in communication system.
[Aut.]: Błażej* Kwiecień, M. Sidzina, Edward Hrynkiewicz.
W: Computer networks. CN 2014. 21st International conference, Brunów, Poland, June 23-27, 2014. Proceedings. Eds. Andrzej Kwiecień, Piotr Gaj, Piotr Stera. Berlin : Springer-Verlag, 2014, s. 287-297, bibliogr. 27 poz. (Communications in Computer and Information Science ; 431 1865-0929)

PLC ; rozproszony system czasu rzeczywistego ; przemysłowa sieć komputerowa ; czas cyklu wymiany danych ; programowanie sterowników PLC ; lawina zdarzeń ; podwójna magistrala ; redundancja sieci

PLC ; distributed real time system ; industrial computer network ; time cycle of exchange data ; PLC programming ; avalanche of events ; dual bus ; network redundancy

19/145
Nr opisu: 0000096125   
On translation of LD, IL and SFC given according to IEC-61131 for hardware synthesis of reconfigurable logic controller.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
W: Proceedings of the 19th IFAC World Congress, Cape Town, South Africa, August 24-29, 2014 [online]. Ed. Edward Boje, Xiaohua Xia. Oxford : Elsevier, 2014, (plik pdf) s. 4477-4483, bibliogr. 23 poz. (IFAC Proceedings Volumes ; vol. 47, iss. 3 1474-6670)
Dostępny w Internecie: http://www.sciencedirect.com/science/article/pii/S1474667016423049 [dostęp 12 października 2016]

koprojektowanie sprzętowo-programowe ; sterownik inteligentny

hardware/software co-design ; intelligent controller

20/145
Nr opisu: 0000095370   
Probabilistic elements in analysis of performance of multiprocessor systems.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
-Bull. Pol. Acad. Sci., Tech. Sci. 2014 vol. 62 no. 4, s. 765-771, bibliogr. 22 poz.. Impact Factor 0.914. Punktacja MNiSW 25.000

system wieloprocesorowy ; analiza wydajności ; model kolejkowy ; układ arbitrażu

multiprocessor system ; performance analysis ; queueing model ; arbitration circuit

21/145
Nr opisu: 0000096391   
Seeking for decomposition of a Boolean function in the Reed-Muller spectral domain by means of permutation between function variables.
[Aut.]: Edward Hrynkiewicz, Dariusz Polok.
W: Mixed design of integrated circuits and systems. MIXDES 2014. Proceedings of the 21st international conference, Lublin, Poland, June 19-21, 2014. Ed. by Andrzej Napieralski. Łódź : Department of Microelectronics and Computer Science. Technical University of Łódź, 2014, s. 262-266, bibliogr. 11 poz.

funkcja boolowska ; FPGA ; widmo Reeda-Mullera ; podział układów logicznych

boolean function ; FPGA ; Reed-Muller spectrum ; logic circuit implementation

22/145
Nr opisu: 0000090300
About implementation of IEC 61131-3 IL operators in standard microcontrollers.
[Aut.]: Mirosław Chmiel, Jan* Mocha, Edward Hrynkiewicz, Dariusz Polok.
W: 12th IFAC Workshop on Programmable Devices and Embedded Systems. PDeS 2013, Velke Karlovice, Czech Republic, 25-27 September 2013 [online]. Ed. Z. Slanina. Oxford : Elsevier, 2013, (plik pdf) s. 30-35, bibliogr. 18 poz. (IFAC Proceedings Volumes ; vol. 12, pt 1 1474-6670)

programowalny sterownik przemysłowy ; komputer przemysłowy PC ; sterownik przemysłowy PLC ; system wbudowany ; mikroprocesor ; mikrokontroler ; zastosowanie przemysłowe

industrial programmable controller ; industrial PCs ; industrial PLCs ; embedded system ; microprocessor ; microcontroller ; industrial application

23/145
Nr opisu: 0000086189   
Area-speed efficient modular architecture for GF(2m) multipliers dedicated for cryptographic applications.
[Aut.]: Danuta* Pamuła, Edward Hrynkiewicz.
W: Proceedings of the 2013 IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. DDECS 2011, Cottbus, Germany, April 13-15, 2011. Piscataway : Institute of Electrical and Electronics Engineers, 2011, s. 30-35, bibliogr. 2 poz.

24/145
Nr opisu: 0000086187   
Decomposition of the fuzzy inference system for implementation in the FPGA structure.
[Aut.]: Bernard Wyrwoł, Edward Hrynkiewicz.
-Int. J. Appl. Math. Comput. Sci. 2013 vol. 23 no. 2, s. 473-483, bibliogr.. Impact Factor 1.390. Punktacja MNiSW 25.000

logika rozmyta ; algorytm wnioskowania przybliżonego ; dekompozycja ; FPGA ; cyfrowy regulator rozmyty

fuzzy logic ; fuzzy inference algorithm ; decomposition ; FPGA ; digital fuzzy logic controller

25/145
Nr opisu: 0000083082
Funkcje prostokątne i ich wybrane zastosowania w technice cyfrowej.
[Aut.]: Edward Hrynkiewicz.
Gliwice : Wydaw. Pracowni Komputerowej Jacka Skalmierskiego, 2013, 106 s.

26/145
Nr opisu: 0000093819
Probablistyczne elementy w analizie wydajności systemów wieloprocesorowych.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
W: Dwunasta Krajowa Konferencja Elektroniki, [Darłowo, 10-13.06.2013]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2013, s. 80 + tekst na CD-ROM
Pełny tekst na CD-ROM

analiza wydajności ; model kolejkowy ; system wieloprocesorowy

performance analysis ; queueing model ; multiprocessing system

27/145
Nr opisu: 0000081055   
Relacja z uroczystej sesji poświęconej pamięci Profesora Tadeusza Zagajewskiego - Patrona Roku 2012 w 100. rocznicę Jego urodzin.
[Aut.]: Krzysztof** Kluszczyński, Edward Hrynkiewicz.
-Wiad. Elektrot. 2013 R. 81 nr 4, s. 46-47. Punktacja MNiSW 6.000

Zagajewski Tadeusz ; Politechnika Śląska

Zagajewski Tadeusz ; Silesian University of Technology

28/145
Nr opisu: 0000078024   
Setna rocznica urodzin prof. Tadeusza Zagajewskiego.
[Aut.]: Edward Hrynkiewicz, Krzysztof** Kluszczyński.
-Biul. Pol. Śl. 2013 nr 1, s. 16-19

Zagajewski Tadeusz ; uroczystość rocznicowa ; Rok Profesora Tadeusza Zagajewskiego ; sprawozdanie

Zagajewski Tadeusz ; anniversary ceremony ; Professor Tadeusz Zagajewski Year ; report

29/145
Nr opisu: 0000080565
Uroczysta Sesja poświęcona pamięci Profesora Tadeusza Zagajewskiego, Patrona roku 2012, w 100-rocznicę Jego urodzin.
[Aut.]: Krzysztof** Kluszczyński, Edward Hrynkiewicz.
-Śl. Wiad. Elektr. 2013 R. 20 nr 1, s. 41-44

Zagajewski Tadeusz ; uroczystość rocznicowa

Zagajewski Tadeusz ; anniversary ceremony

30/145
Nr opisu: 0000073366   
About programmable logic controller - step by step.
[Aut.]: Edward Hrynkiewicz, Mirosław Chmiel.
-Prz. Elektrot. 2012 R. 88 nr 9a, s. 303-307, bibliogr. 20 poz.. Punktacja MNiSW 15.000

sterownik programowalny ; PLC ; programowanie sterowników PLC ; struktura PLC

programmable controller ; PLC ; PLC programming ; PLC structure

31/145
Nr opisu: 0000083080
Analysis of GF (2233) multipliers regarding elliptic curve cryptosystem applications.
[Aut.]: Danuta* Pamuła, Edward Hrynkiewicz, A. Tisserand.
W: Proceedings of 11th IFAC/IEEE International Conference on Programmable Devices and Embedded Systems. PDeS'2012, Brno, May 23th-25th, 2012. [Brno] : [Brno University of Technology. Faculty of Electrical Engineering and Communication], 2012, 252-257, bibliogr. 15 poz.

kryptografia krzywych eliptycznych ; mnożnik ; Mastrovito ; Montgomery

elliptic curve cryptography ; multiplier ; Mastrovito ; Montgomery ; finite field arithmetic

32/145
Nr opisu: 0000076130   
Arithmetic operators on GF(2m) for cryptographic applications: performance - power consumption - security tradeoffs. Rozprawa doktorska.
[Aut.]: Danuta* Pamuła.
Gliwice, 2012, 141 s., bibliogr. 116 poz. + zał.: 35 s.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz, CNRS researcher, HDR A. Tisserand

arytmetyka komputerowa ; operator arytmetyczny ; FPGA ; ECC ; kryptografia krzywych eliptycznych ; kryptoanaliza ; bezpieczeństwo ; atak typu side-channel

computer arithmetic ; arithmetic operator ; FPGA ; ECC ; elliptic curve cryptography ; cryptanalysis ; safety ; side-channel attack

33/145
Nr opisu: 0000075215
Programmable logic controller - basic structure and idea of programming.
[Aut.]: Edward Hrynkiewicz, Mirosław Chmiel.
-Prz. Elektrot. 2012 R. 88 nr 11b, s. 98-101, bibliogr. 17 poz.. Punktacja MNiSW 15.000

mikroprogramowany układ cyfrowy ; sterownik logiczny ; struktura PLC ; programowanie sterowników PLC

micro-programmed digital circuit ; logic controller ; PLC structure ; PLC programming

34/145
Nr opisu: 0000082719
Programowalny sterownik logiczny - podstawowa struktura i koncepcja programowania.
[Aut.]: Edward Hrynkiewicz, Mirosław Chmiel.
W: Jedenasta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-14.06.2012]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2012, s. 85
Pełny tekst na CD-ROM

mikroprogramowany układ cyfrowy ; programowanie sterowników PLC

micro-programmed digital circuit ; PLC programming

35/145
Nr opisu: 0000071068   
Synthesis and implementation of reconfigurable PLC on FPGA platform.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
-Int. J. Electron. Telecommun. 2012 vol. 58 no. 1, s. 85-94, bibliogr. 30 poz.. Impact Factor 0.850. Punktacja MNiSW 8.000

PLC ; FPGA ; synteza logiczna wysokiego poziomu ; układ rekonfigurowalny ; układ arytmetyczny

PLC ; Field Programmable Gate Array ; high level logic synthesis ; reconfigurable hardware ; arithmetic circuit

36/145
Nr opisu: 0000081975
The dynamic properties investigation of the PLC CPU implemented in FPGA.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Proceedings of 11th IFAC/IEEE International Conference on Programmable Devices and Embedded Systems. PDeS'2012, Brno, May 23th-25th, 2012. [Brno] : [Brno University of Technology. Faculty of Electrical Engineering and Communication], 2012, s. 126-131, bibliogr. 12 poz.

programowalny sterownik logiczny ; jednostka centralna ; czas skanowania ; czas przepustowości ; czas odpowiedzi ; przetwarzanie współbieżne ; FPGA

programmable logic controller ; central processing unit ; scan time ; throughput time ; response time ; concurrent operation ; FPGA

37/145
Nr opisu: 0000082885   
A digital approach to nonlinearity measurement of voltage ramp.
[Aut.]: Edward Hrynkiewicz.
W: 2011 IEEE 17th International Symposium for Design and Technology of Electronics Packages (SIITME), Timisoara, Romania, 20-23 Oct 2011. Conference proceedings. Piscataway : Institute of Electrical and Electronics Engineers, 2011, s. 323-325, bibliogr. 5 poz.

rampa napięciowa ; pomiar nieliniowości ; błąd nieliniowości

voltage ramp ; nonlinearity measurement ; nonlinearity error

38/145
Nr opisu: 0000065353   
A/D converter for sensor characteristics linearization.
[Aut.]: Edward Hrynkiewicz.
-Elektronika 2011 R. 52 nr 3, s. 81-83, bibliogr. 7 poz.. Punktacja MNiSW 6.000

przetwornik A/C ; linearyzacja

A/D converter ; linearization

39/145
Nr opisu: 0000063712   
Analiza algorytmów mnożenia w ciele GF(2m).
[Aut.]: Danuta* Pamuła, Edward Hrynkiewicz, A. Tisserand.
-Pomiary Autom. Kontr. 2011 vol. 57 nr 1, s. 58-60, bibliogr. 7 poz.. Punktacja MNiSW 7.000

kryptografia krzywych eliptycznych ; GF(2m) ; mnożenie ; sztuczka Karatsuby-Ofmana

elliptic curve cryptography ; ECC ; GF(2m) ; multiplication ; Karatsuba-Ofman

40/145
Nr opisu: 0000072422   
Central processing units for PLC implementation in Virtex-4 FPGA.
[Aut.]: Mirosław Chmiel, Jan* Mocha, Edward Hrynkiewicz, Adam Milik.
W: 18th IFAC World Congress 2011, Milan, Italy, 28 August - 2 September 2011. Vol. 9. Red Hook : Curran, 2011, s. 6902-6907, bibliogr.

programowalny sterownik logiczny ; PLC ; jednostka centralna ; długość cyklu produkcyjnego ; programowanie współbieżne ; układ FPGA ; FPGA

programmable logic controller ; PLC ; central processing unit ; throughput time ; concurrent programming ; Field Programmable Gate Array ; FPGA

41/145
Nr opisu: 0000082893   
Decomposition of multioutput logic function in Reed-Muller spectral domain.
[Aut.]: Edward Hrynkiewicz, S. Kołodziński.
W: Proceedings of the 2011 IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. [DDECS 2011], Cottbus, Germany, April 13-15, 2011. Piscataway : Institute of Electrical and Electronics Engineers, 2011, s. 179-182, bibliogr. 17 poz.

funkcja logiczna wielowyjściowa ; widmo Reeda-Mullera ; dekompozycja rozłączna ; dekompozycja nierozłączna ; Boole'owski rachunek różniczkowy ; FPGA

multi-output logic function ; Reed-Muller spectrum ; disjoint decomposition ; non-disjoint decomposition ; Boolean Differential Calculus ; FPGA

42/145
Nr opisu: 0000082094
Permutacja argumentów funkcji logicznej przy poszukiwaniu dekompozycji Ashenhursta.
[Aut.]: Edward Hrynkiewicz, Dariusz Polok.
W: Dziesiąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 05-09.06.2011]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2011, s. 78
Pełny tekst na CD-ROM

synteza logiczna ; dekompozycja ; widmo Reeda-Mullera ; układ FPGA ; permutacja argumentów

logic synthesis ; decomposition ; Reed-Muller spectrum ; FPGA system ; variables permutation

43/145
Nr opisu: 0000068625   
Permutacja argumentów funkcji logicznej przy poszukiwaniu dekompozycji Ashenhursta w dziedzinie spektralnej Reeda-Mullera.
[Aut.]: Edward Hrynkiewicz, Dariusz Polok.
-Elektronika 2011 R. 52 nr 10, s. 124-127, bibliogr. 5 poz.. Punktacja MNiSW 6.000

dekompozycja ; funkcja Reeda-Mullera ; funkcja logiczna

decomposition ; Reed-Muller function ; logical function

44/145
Nr opisu: 0000082894   
Rectangular function Π(x) and its application for description of some logical devices operation.
[Aut.]: Edward Hrynkiewicz.
W: Design of digital systems and devices. Eds: M. Adamski, A. Barkalov, M. Węgrzyn. Berlin : Springer, 2011, s. 43-57, bibliogr. 8 poz. (Lecture Notes in Electrical Engineering ; vol. 79 1876-1100)

45/145
Nr opisu: 0000082895
Współczesne układy cyfrowe.
[Aut.]: Edward Hrynkiewicz.
W: Wybrane zagadnienia współczesnej elektroniki. Praca zbiorowa. Pod red. W. Janke. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2011, s. 261-291, bibliogr. 79 poz.

46/145
Nr opisu: 0000063711   
Xilinx Virtex-4 jako platforma rozwojowa jednostek centralnych PLC.
[Aut.]: Mirosław Chmiel, Jan* Mocha, Edward Hrynkiewicz.
-Pomiary Autom. Kontr. 2011 vol. 57 nr 1, s. 55-57, bibliogr. 14 poz.. Punktacja MNiSW 7.000

programowalny sterownik logiczny ; PLC ; jednostka centralna ; przetwarzanie współbieżne ; układ FPGA

programmable logic controller ; PLC ; central processing unit ; concurrent operation ; FPGA system ; Field Programmable Gate Array

47/145
Nr opisu: 0000063318
A/D converter for sensor characteristics linearizing.
[Aut.]: Edward Hrynkiewicz.
W: 10th Electron Technology Conference ELTE 2010 and 34th International Microelectronics and Packaging IMAPS-CPMT Poland Conference, Wrocław, 22-25 September 2010. Book of abstracts. Eds: A. Dziedzic, K. Malecha, J. Radojewski. [Kraków] : [International Microelectronics and Packaging Society IMAPS. Poland Chapter], 2010, s. 179, Bibliogr. 1 poz.

48/145
Nr opisu: 0000063173   
An Ashenhurst disjoint and non-disjoint decomposition of logic functions in Reed-Muller spectral domain.
[Aut.]: Edward Hrynkiewicz, S. Kołodziński.
W: Mixed design of integrated circuits and systems. MIXDES 2010. Proceedings of the 17th international conference, Wrocław, Poland, 24-26 June 2010. Ed. by A. Napieralski. Wrocław : Department of Microelectronics and Computer Science. Technical University of Łódź, 2010, s. 200-204, bibliogr. 10 poz.

widmo Reeda-Mullera ; dekompozycja ; Boole'owski rachunek różniczkowy ; FPGA

Reed-Muller spectrum ; decomposition ; Boolean Differential Calculus ; FPGA

49/145
Nr opisu: 0000059318   
Concurrent operation of processors in the bit-byte CPU of a PLC.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
-Control Cybern. 2010 vol. 39 nr 2, s. 559-579, bibliogr. 16 poz.. Impact Factor 0.300

programowalny sterownik logiczny ; jednostka centralna ; przetwarzanie współbieżne ; przepustowość

programmable logic controller ; central processing unit ; concurrent operation ; throughput

50/145
Nr opisu: 0000068977
FPGA-based bit-word PLC CPUs development platform.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Jan* Mocha.
W: Proceedings of IFAC Workshop on Programmable Devices and Embedded Systems. PDeS 2010, Pszczyna, Poland, 6-8 October 2010. Gliwice : Institute of Electronics, 2010, s. 155-160

51/145
Nr opisu: 0000068983
Multiplication in GF(2m): area and time dependency/efficiency/complexity analysis.
[Aut.]: Danuta* Pamuła, Edward Hrynkiewicz, A. Tisserand.
W: Proceedings of IFAC Workshop on Programmable Devices and Embedded Systems. PDeS 2010, Pszczyna, Poland, 6-8 October 2010. Gliwice : Institute of Electronics, 2010, s. 43-48

52/145
Nr opisu: 0000063339   
Non-disjoint decomposition of logic functions in Reed-Muller spectral domain.
[Aut.]: Edward Hrynkiewicz, S. Kołodziński.
W: Proceedings of the 13th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. [DDECS 2010], Vienna, Austria, April 14-16, 2010. Piscataway : Institute of Electrical and Electronics Engineers, 2010, s. 293-296, bibliogr. 9 poz.

widmo Reeda-Mullera ; dekompozycja nierozłączna ; Boole'owski rachunek różniczkowy

Reed-Muller spectrum ; non-disjoint decomposition ; Boolean Differential Calculus ; FPGA

53/145
Nr opisu: 0000082644
System wieloprocesorowy do badania układów arbitrażu - rozwiązanie sprzętowe.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
W: Dziewiąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 30.05-02.06.2010]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2010, s. 65
Pełny tekst na CD-ROM

FPGA ; mikroprocesor ; system wieloprocesorowy ; układ arbitrażu ; wydajność systemu ; pamięć globalna

FPGA ; microprocessor ; multiprocessor system ; arbitration circuit ; system efficiency ; global memory

54/145
Nr opisu: 0000059499   
System wieloprocesorowy do badania układów arbitrażu. Rozwiązanie sprzętowe.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
-Elektronika 2010 R. 51 nr 9, s. 48-51, bibliogr. 8 poz.

FPGA ; mikroprocesor ; pamięć globalna ; system wieloprocesorowy

FPGA ; microprocessor ; global memory ; multiprocessor system

55/145
Nr opisu: 0000069295
Walsh functions in rectangular wave frequency multiplication.
[Aut.]: Edward Hrynkiewicz.
W: Boolean problems. 9th International workshop, Freiberg, September 16-17, 2010. ed. by B. Steinbach. Freiberg : Freiberg University of Mining and Technology. Institute of Computer Science, 2010, s. 173-178

56/145
Nr opisu: 0000059047
An idea of event-driven program tasks execution.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Preprints of IFAC Workshop on Programmable Devices and Embedded Systems. PDES 2009, Roznov pod Radhostem, February 10th - 12th, 2009. Ostrava : [b.w.], 2009, s. 132-137, bibliogr. 9 poz.

57/145
Nr opisu: 0000056439   
An utilisation of Boolean differential calculus in variables partition calculation for decomposition of logic functions.
[Aut.]: S. Kołodziński, Edward Hrynkiewicz.
W: Proceedings of the 2009 IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. DDECS'2009, Liberec, Czech Republic, April 15-17, 2009. Piscataway : Institute of Electrical and Electronics Engineers, 2009, s. 34-37, bibliogr. 11 poz.

Boole'owski rachunek różniczkowy ; kod Reeda-Mullera ; dekompozycja macierzowa ; dekompozycja Ashenhursta ; funkcja logiczna

Boolean Differential Calculus ; Reed-Muller Code ; matrix decomposition ; Ashenhurst decomposition ; logical function

58/145
Nr opisu: 0000051456
Analiza szumu modulacyjnego cyfrowego generatora sinusoidalnego z modulacją sigma-delta.
[Aut.]: L. Tomaszewski, Edward Hrynkiewicz.
W: Ósma Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 07-10 czerwca 2009]. Materiały konferencji. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2009, s. 126
Pełny tekst na CD-ROM

59/145
Nr opisu: 0000052110   
Analiza szumu modulacyjnego cyfrowego generatora sinusoidalnego z modulacją sigma-delta.
[Aut.]: L. Tomaszewski, Edward Hrynkiewicz.
-Elektronika 2009 R. 50 nr 10, s. 87-91, bibliogr. 9 poz.

modulacja sigma-delta ; szum modulacyjny ; generator sinusoidalny

sigma-delta modulation ; modulation noise ; siunsoidal generator

60/145
Nr opisu: 0000050842   
Boole'owski rachunek różniczkowy w dekompozycji funkcji logicznych implementowanych w układach FPGA.
[Aut.]: Edward Hrynkiewicz, S. Kołodziński.
-Pomiary Autom. Kontr. 2009 vol. 55 nr 8, s. 621-623, bibliogr. 11 poz.

dekompozycja ; FPGA ; Boole'owski rachunek różniczkowy

decomposition ; FPGA ; Boolean Differential Calculus

61/145
Nr opisu: 0000059053
Dynamic partial reconfiguration of CPU-s for Programmable Logic Controllers executing control programs developed in the Ladder Diagram language.
[Aut.]: Mirosław Chmiel, Jan* Mocha, Dariusz Kania, Edward Hrynkiewicz.
W: IFAC Workshop on Discrete-Event System Design. DESDes'09, Gandia Beach, Spain, 6-8 October 2009. [B.m.] : [b.w.], 2009, s. 59-64

62/145
Nr opisu: 0000051798
Fast operating PLC based on event-driven control program tasks execution.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Adam Milik.
-Kwart. Elektron. Telekom. 2009 t. 55 z. 2, s. 269-286, bibliogr. 12 poz.

programowalny sterownik logiczny ; jednostka centralna ; program kontroli ; pamięć obrazu procesu ; czas skanowania ; czas przepustowości

programmable logic controller ; central processing unit ; control program ; process image memory ; scan time ; throughput time

63/145
Nr opisu: 0000059052
Frequency multiplication with utilisation of walsh functions.
[Aut.]: Edward Hrynkiewicz.
W: IFAC Workshop on Discrete-Event System Design. DESDes'09, Gandia Beach, Spain, 6-8 October 2009. [B.m.] : [b.w.], 2009, s. 201-206

64/145
Nr opisu: 0000059145
Funkcje prostokątne Reeda-Mullera w syntezie układów logicznych.
[Aut.]: Edward Hrynkiewicz.
-Pr. Komis. Nauk. PAN Katow. 2009 nr 33, s. 75-78

65/145
Nr opisu: 0000059069   
Programmable Logic Controller based on reconfigurable logic.
[Aut.]: Edward Hrynkiewicz, Adam Milik, Dariusz Polok.
W: 15th International Symposium for Design and Technology of Electronics Packages. SIITME 2009, Gyula, Hungary, 17-20 September 2009. Eds: Z. Illyefalvi-Vitez, O. Krammer, R. Batorfi. Piscataway : Institute of Electrical and Electronics Engineers, 2009, s. 227-231, bibliogr. 10 poz.

66/145
Nr opisu: 0000051418
Dynamicznie rekonfigurowalna współbieżna realizacja sterowania binarnego.
[Aut.]: Edward Hrynkiewicz, Adam Milik, Jan* Mocha.
W: Siódma Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 02-04 czerwca 2008]. Materiały konferencji. T. 2. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej. Oddział Gdańsk], 2008, s. 435-440, bibliogr. 8 poz.

67/145
Nr opisu: 0000043111   
Dynamicznie rekonfigurowalna współbieżna realizacja sterowania binarnego.
[Aut.]: Edward Hrynkiewicz, Adam Milik, Jan* Mocha.
-Elektronika 2008 R. 49 nr 11, s. 187-190, bibliogr. 8 poz.

sterownik programowalny ; PLC ; FPGA ; mikrosterownik ; dynamiczna rekonfiguracja

programmable logic controller ; PLC ; FPGA ; microcontroller ; dynamic reconfiguration

68/145
Nr opisu: 0000050800   
Fast operating bit-byte PLC.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Proceedings of the 17th IFAC World Congress, Seoul, South Korea, July 6-11, 2008. [Dokument elektroniczny]. Seoul : International Federation of Automatic Control, 2008, dysk optyczny (DVD) s. 14810-14815, bibliogr. 13 poz.

sterownik inteligentny ; układ dedykowany ; kosynteza

intelligent controller ; dedicated circuit ; hardware/software co-design

69/145
Nr opisu: 0000040615
A Web Services - based distributed application for System-on-a-Chip design project planning.
[Aut.]: M. Witczyński, Edward Hrynkiewicz, Adam Pawlak.
W: Challenges in collaborative engineering. CCE'07. Coordination of collaborative engineering: state of the art and future challenges. Workshops materials of the [5th] international workshop, Kraków, Poland, April 11-13, 2007 in conjunction with DDECS '07. [B.m.] : [b.w.], 2007, s. 59-64, bibliogr. 5 poz.

70/145
Nr opisu: 0000037963
A web services based approach for System on a Chip design planning.
[Aut.]: M. Witczyński, Edward Hrynkiewicz, Adam Pawlak.
W: Coordination of collaborative engineering - state of the art and future challenges. 5th International Workshop on Challenges in Collaborative Engineering (CCE'07), Cracow, Poland, 11-13.04.2007. Eds: Adam Pawlak, Kurt Sandkuhl, Wojciech Cholewa, Leandro S. Indrusiak. Bonn : Gesellschaft fur Informatik, 2007, s. 61-71, bibliogr. 8 poz. (GI-Edition - Lecture Notes in Informatics ; Gesellschaft fur Informatik Proceedings ; vol. P-120)

71/145
Nr opisu: 0000031630   
Decomposition of logic functions in Reed-Muller spectral domain.
[Aut.]: Edward Hrynkiewicz, S. Kołodziński.
W: Proceedings of the 2007 IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, Kraków, Poland, April 11-13, 2007. Eds: P. Girard [et al.]. Piscataway : Institute of Electrical and Electronics Engineers, 2007, s. 219-222, bibliogr. 8 poz.

72/145
Nr opisu: 0000040682
Institute of Electronics. Annual review 2006. Eds: Zdzisław Filus, Edward Hrynkiewicz.
Gliwice : Silesian University of Technology. Institute of Electronics, 2007

73/145
Nr opisu: 0000031061
Układ arbitrażu z pełną rotacją priorytetów do najniższego dla systemu wieloprocesorowego.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz, Zdzisław* Pogoda.
W: Szósta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-13 czerwca 2007]. Materiały konferencji. T. 1. [Gdańsk] : [Polskie Towarzystwo Elektrotechniki Teoretycznej i Stosowanej], 2007, s. 249-254, bibliogr. 6 poz.

układ arbitrażu ; rotacja priorytetów ; system wieloprocesorowy ; wydajność systemu ; model kolejkowy

arbitration circuit ; priority rotation ; multiprocessor system ; system efficiency ; queueing model ; queueing model

74/145
Nr opisu: 0000032121
Układ arbitrażu z pełną rotacją priorytetów do najniższego dla systemu wieloprocesorowego.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz, Zdzisław* Pogoda.
W: VI Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 11-13 czerwca 2007 r.]. Warszawa : Wydaw. Czasopism i Książek Technicznych SIGMA-NOT, 2007, s. 93-96, bibliogr. 6 poz. (Elektronika ; R. 48, nr 11 0033-2089)

układ arbitrażu ; rotacja priorytetów ; system wieloprocesorowy ; model kolejkowy ; wydajność systemu

queueing model ; priority rotation ; multiprocessor system ; system efficiency

75/145
Nr opisu: 0000031538
Arbitration circuit with cyclically shifted priorities for multiprocessor system.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
W: Discrete-event system design. DESDes'06. A proceedings volume from the 3rd IFAC Workshop on Discrete-Event System Design, Rydzyna, Poland, 26-28 September 2006. Eds: M. Adamski [et al.]. Zielona Góra : University of Zielona Góra Press, 2006, s. 173-178

76/145
Nr opisu: 0000023426   
BDD-based decompositions of multiple output logic functions.
[Aut.]: Andrzej* Dzikowski, Edward Hrynkiewicz.
-Bull. Pol. Acad. Sci., Tech. Sci. 2006 vol. 54 no. 4, s. 489-498, bibliogr. 14 poz.

binarny diagram decyzyjny ; dekompozycja ; FPGA

binary decision diagram ; decomposition ; FPGA

77/145
Nr opisu: 0000032825
Compact PLC with event-driven program tasks execution.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Adam Milik.
W: Discrete-event system design. DESDes'06. A proceedings volume from the 3rd IFAC Workshop on Discrete-Event System Design, Rydzyna, Poland, 26-28 September 2006. Ed. by M. Adamski [et al.]. Zielona Góra : University of Zielona Góra, 2006, s. 99-104

78/145
Nr opisu: 0000031416
How to reduce a response time of the PLCs.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Proceedings of the 7th International Conference on Technical Informatics. CONTI'2006, Timisoara, Romania, 8-9 June 2006. Vol. 2. Eds: O. Prostean, S. Preitl, M. Crisan. Timisoara : [b.w.], 2006, s. 95-100

79/145
Nr opisu: 0000017946
Improving of concurrent operation of the bit-byte PLC CPU.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Proceedings of IFAC Workshop on Programmable Devices and Embedded Systems. PDeS 2006, Brno, February 14th - 16th, 2006. [Brno] : [Brno University of Technology], [2006], s. 132-137, bibliogr. 12 poz.

80/145
Nr opisu: 0000031763
Kodowanie funkcji wyjściowych z obszarów diagramu BDD zespołu funkcji logicznych wyznaczonych podczas dekompozycji diagramu dla układów FPGA.
[Aut.]: Andrzej* Dzikowski, Edward Hrynkiewicz.
W: Piąta Krajowa Konferencja Elektroniki, [Darłówko Wschodnie, 12-14 czerwca 2006]. Materiały konferencji. T. 1. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2006, s. 179-185, bibliogr. 16 poz.

81/145
Nr opisu: 0000022617
Kodowanie funkcji wyjściowych z obszarów diagramu BDD zespołu funkcji logicznych wyznaczonych podczas dekompozycji diagramu dla układów FPGA.
[Aut.]: Andrzej* Dzikowski, Edward Hrynkiewicz.
W: V Krajowa Konferencja Elektroniki, Darłówko Wschodnie, 12-14 czerwca 2006 r.. Warszawa : Wydaw. Czasopism i Książek Technicznych SIGMA-NOT, 2006, s. 15-17, bibliogr. 16 poz. (Elektronika ; R. 47, nr 11 0033-2089)

FPGA ; funkcja wyjściowa ; diagram MTBDD ; dekompozycja ; funkcja logiczna

FPGA ; output function ; MTBDD diagram ; decomposition ; logical function

82/145
Nr opisu: 0000029795
Wykorzystanie języka XML do opisu właściwości komponentów.
[Aut.]: Edward Hrynkiewicz, Dariusz* Stachańczyk.
W: Reprogramowalne układy cyfrowe. RUC'2006. IX Konferencja naukowa, Szczecin, 18-19 maja 2006. Warszawa : Agenda Wydaw. PAK, 2006, s. 43-45 (Pomiary Automatyka Kontrola ; nr 7 bis wyd. spec. dod. 0032-4140)

83/145
Nr opisu: 0000021302
Arbitration circuit with full rotation of priorities to the highest one for multiprocessor system.
[Aut.]: Krzysztof Taborek, Edward Hrynkiewicz.
W: Proceedings of 8th IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems. DDECS 2005, Sopron, Hungary, April 13-16, 2005. Eds: G. Takach [et al.]. Sopron : University of West Hungary, 2005, s. 202-205

84/145
Nr opisu: 0000023198   
Dekompozycja zespołu funkcji logicznych z wykorzystaniem Binarnych Diagramów Decyzyjnych. Rozprawa doktorska.
[Aut.]: Andrzej* Dzikowski.
Gliwice, 2005, 118 s., bibliogr. 132 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

85/145
Nr opisu: 0000021972
Institute of Electronics. Annual review 2004. Eds: Zdzisław Filus, Edward Hrynkiewicz.
Gliwice : Silesian University of Technology. Institute of Electronics, 2005

86/145
Nr opisu: 0000015814
Modyfikacje dekompozycji obszarowej zespołu funkcji logicznych w celu skrócenia czasu propagacji.
[Aut.]: Andrzej* Dzikowski, Edward Hrynkiewicz.
W: Czwarta Krajowa Konferencja Elektroniki, [Darłowo, 12-15 czerwca 2005 r.]. Materiały konferencji. T. 1. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2005, s. 171-176, bibliogr. 9 poz.

87/145
Nr opisu: 0000126391   
Remarks on improving of operation speed of the PLCs.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Adam Milik.
W: Proceedings of the 16th IFAC World Congress, Prague, Czech Republic, July 3-8, 2005. Oxford : Elsevier, 2005, s. 44-49, bibliogr. 13 poz. (IFAC Proceedings Volumes ; vol. 38, iss. 1 1474-6670)

programowalny sterownik logiczny ; jednostka centralna ; jednostka bitowo-bajtowa ; program sterowania ; czas obiegu pętli ; wydajność ; rekonfigurowalny sterownik logiczny ; układ logiki programowalnej ; FPGA ; przetwarzanie równoległe

programmable logic controller ; central processing unit ; bit-byte structure of CPU ; control program ; scan time ; throughput time ; reconfigurable logic controller ; programmable logic device ; FPGA ; parallel processing

88/145
Nr opisu: 0000023810   
Rozproszone projektowanie złożonych układów cyfrowych w oparciu o komponenty wirtualne. Rozprawa doktorska.
[Aut.]: Dariusz* Stachańczyk.
Gliwice, 2005, 149 s., bibliogr. 81 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

89/145
Nr opisu: 0000015818
Uwagi o programowaniu procesora bajtowego w bitowo-bajtowej jednostce centralnej PLC.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Czwarta Krajowa Konferencja Elektroniki, [Darłowo, 12-15 czerwca 2005 r.]. Materiały konferencji. T. 1. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2005, s. 243-248, bibliogr. 11 poz.

90/145
Nr opisu: 0000010624
Concurrent operation of the processors in bit-byte CPU of a PLC.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Proceedings of IFAC Workshop on Programmable Devices and Systems. PDS 2004, Cracow, November 18th -19th, 2004. [Gliwice] : [Instytut Elektroniki. Wydział Automatyki, Elektroniki i Informatyki Politechniki Śląskiej], [2004], s. 15-20, bibliogr. 7 poz.

PLC ; jednostka centralna ; CPU ; czas skanowania ; czas przepustowości ; tryb współbieżny

PLC ; central processing unit ; CPU ; control program ; scan time ; throughput time ; concurrent mode

91/145
Nr opisu: 0000013810
Dekompozycja funkcji logicznych w dziedzinie spektralnej Reeda-Mullera.
[Aut.]: Edward Hrynkiewicz, S. Kołodziński.
W: Reprogramowalne układy cyfrowe. RUC'2004. Materiały VII krajowej konferencji naukowej, Szczecin, 13-14 maja 2004. Politechnika Szczecińska. Szczecin : Politechnika Szczecińska, 2004, s. 9-17

92/145
Nr opisu: 0000010638
High speed arithmetic calculation unit for Xilinx type FPGAs.
[Aut.]: Edward Hrynkiewicz, Adam Milik, Dariusz Polok.
W: Proceedings of IFAC Workshop on Programmable Devices and Systems. PDS 2004, Cracow, November 18th -19th, 2004. [Gliwice] : [Instytut Elektroniki. Wydział Automatyki, Elektroniki i Informatyki Politechniki Śląskiej], [2004], s. 181-185, bibliogr. 9 poz.

FPGA ; synteza wysokiego poziomu ; arytmometr

FPGA ; high level synthesis ; arithmetic unit ; reconfigurable logic

93/145
Nr opisu: 0000010573   
Kompaktowy sterownik programowalny.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Ł. Stefański.
-Pomiary Autom. Rob. 2004 R. 8 nr 12, s. 5-12, bibliogr. 15 poz.

sterownik programowalny ; sterownik PLC ; interfejs użytkownika ; projekt

programmable controller ; PLC controller ; user interface ; project

94/145
Nr opisu: 0000009567
Metody syntezy dedykowane dla struktur FPGA typu tablicowego.
[Aut.]: Edward Hrynkiewicz, Dariusz Kania.
-Kwart. Elektron. Telekom. 2004 t. 50 z. 3, s. 325-342, bibliogr. 22 poz.

synteza logiczna ; dekompozycja ; partycjonowanie ; FPGA

logic synthesis ; decomposition ; partitioning ; FPGA

95/145
Nr opisu: 0000013978
Modyfikacje dekompozycji obszarowej zespołu funkcji logicznych z wykorzystaniem diagramów ROBDD.
[Aut.]: Andrzej* Dzikowski, Edward Hrynkiewicz.
W: Trzecia Krajowa Konferencja Elektroniki, [Kołobrzeg, 16-18 czerwca 2004 r.]. Materiały konferencji. T. 1. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2004, s. 285-290, bibliogr. 9 poz.

binarny diagram decyzyjny ; dekompozycja ; FPGA

binary decision diagram ; decomposition ; FPGA

96/145
Nr opisu: 0000014654
Proceedings of IFAC Workshop on Programmable Devices and Systems. PDS 2004, Cracow, November 18th-19th, 2004. Eds: A. Pułka, E. Hrynkiewicz, P. Kłosowski.
[Gliwice] : [Instytut Elektroniki. Wydział Automatyki, Elektroniki i Informatyki Politechniki Śląskiej], [2004]

97/145
Nr opisu: 0000021219
Realizacja cyfrowego generatora przebiegów sinusoidalnych pracującego w oparciu o modulację sigma-delta w strukturze FPGA Spartan II.
[Aut.]: L. Tomaszewski, Edward Hrynkiewicz, Adam Milik.
W: XX Krajowe Sympozjum Telekomunikacji '2004, Bydgoszcz, 8-10 września 2004. T. A. Polska Akademia Nauk. Komitet Elektroniki i Telekomunikacji [i in.]. [Warszawa] : Instytut Telekomunikacji Politechniki Warszawskiej, [2004], s. 286-294, bibliogr. 13 poz.

98/145
Nr opisu: 0000014167
Remarks on parallel bit-byte CPU structures of the programmable logic controller.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Design of embedded control systems. Eds: M. Adamski, A. Karatkevich, M. Węgrzyn. [B.m.] : Springer, 2005, s. 235-246

99/145
Nr opisu: 0000013804
Remarks on programming of a bit processor used in bit-byte CPU of a PLC.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Adam Milik.
W: Proceedings of the International Workshop on Discrete-Event System Design. DESDes'04, Dychów, 15-17.09.2004. Ed. M. Adamski. Zielona Góra : University of Zielona Góra Press, 2004, s. 129-133

100/145
Nr opisu: 0000013982   
Sprzętowa realizacja systemu wnioskowania przybliżonego z wykorzystaniem układów logiki programowalnej. Rozprawa doktorska.
[Aut.]: Bernard Wyrwoł.
Gliwice, 2004, 127 s., bibliogr. 128 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

101/145
Nr opisu: 0000013977
Sprzętowy system wnioskowania przybliżonego.
[Aut.]: Edward Hrynkiewicz, Bernard Wyrwoł.
W: Trzecia Krajowa Konferencja Elektroniki, [Kołobrzeg, 16-18 czerwca 2004 r.]. Materiały konferencji. T. 1. Koszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2004, s. 267-272, bibliogr. 16 poz.

wnioskowanie przybliżone ; funkcja przynależności ; relacja rozmyta ; dekompozycja ; hierarchiczny system wnioskujący ; relacyjny system wnioskujący ; układ programowalny ; FPGA

uncertain reasoning ; membership function ; fuzzy relation ; decomposition ; hierarchical inference system ; relation inference system ; programmable device ; FPGA

102/145
Nr opisu: 0000021220
Stabilizacja drgań w układzie cyfrowego generatora przebiegów sinusoidalnych pracującego w oparciu o modulację sigma-delta.
[Aut.]: L. Tomaszewski, Edward Hrynkiewicz, Adam Milik.
W: XX Krajowe Sympozjum Telekomunikacji '2004, Bydgoszcz, 8-10 września 2004. T. A. Polska Akademia Nauk. Komitet Elektroniki i Telekomunikacji [i in.]. [Warszawa] : Instytut Telekomunikacji Politechniki Warszawskiej, [2004], s. 311-318, bibliogr. 5 poz.

103/145
Nr opisu: 0000018055
A bi-directional DC/DC converter for 42V/14V automotive applications.
[Aut.]: Jacek Chęciński, Zdzisław Filus, Edward Hrynkiewicz.
W: International Conference on Electrical Drives and Power Electronics. EDPE 2003, The High Tatras, Slovak Republic, 24-26 September 2003. Proceedings. Ed. Villiam Fedak. Technical University of Kosice. Faculty of Electrical Engineering and Informatics. Kosice : Mercury-Smekal Publishing House, 2003, s. 346-350

104/145
Nr opisu: 0000006302
Accelerated co-simulation of hardware-software system based on configurable hardware accelerator and selective simulation.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
W: Programmable devices and systems 2003. (PDS 2003). A proceedings volume from the 6th IFAC Workshop, Ostrava, Czech Republik, 11-13 February 2003. Ed. by: V. Srovnal, K. Vlcek. Oxford : Pergamon Press, 2003, s. 31-36, bibliogr. 8 poz.

FPGA ; CPU ; SoC ; system jednoukładowy ; symulacja ; symulacja współbieżna ; symulacja współbieżna sprzętu i oprogramowania ; HDL ; Verilog ; PLI

FPGA ; CPU ; SoC ; System on Chip ; simulation ; co-simulation ; hardware and software co-simulation ; HDL ; Verilog ; PLI

105/145
Nr opisu: 0000098288
Accelerated co-simulation of hardware-software system based on configurable hardware accelerator and selective simulation.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
W: IFAC Workshop on Programmable Devices and Systems. PDS 2003, Ostrava, Czech Republik, February 11th-13th, 2003. Preprints. Ostrava : VSB - Technicka univerzita Ostrava, 2003, s. 17-22, bibliogr. 8 poz.

FPGA ; CPU ; SoC ; System on Chip ; symulacja ; symulacja współbieżna ; symulacja współbieżna sprzętu i oprogramowania ; HDL ; Verilog ; PLI

FPGA ; CPU ; SoC ; System on Chip ; simulation ; co-simulation ; hardware and software co-simulation ; HDL ; Verilog ; PLI

106/145
Nr opisu: 0000006273
Dwukierunkowa przetwornica impulsowa 42 V/14 V do samochodów z dwunapięciową instalacją elektryczną.
[Aut.]: Jacek Chęciński, Zdzisław Filus, Edward Hrynkiewicz.
-Elektronizacja 2003 nr 11, s. 8-10, bibliogr. 9 poz.

przetwornica impulsowa ; przetwornica dwukierunkowa ; pojazd samochodowy ; instalacja elektryczna

switched-mode converter ; bidirectional converter ; automotive vehicle ; electrical installation

107/145
Nr opisu: 0000009184
Dwukierunkowa przetwornica impulsowa 42V/14V do samochodów z dwunapięciową instalacją elektryczną.
[Aut.]: Jacek Chęciński, Zdzisław Filus, Edward Hrynkiewicz.
W: II Krajowa Konferencja Elektroniki. KKE'2003, Kołobrzeg, 9-12 czerwca 2003. Materiały konferencji. T. 1. Koszalin : Wydział Elektroniki Politechniki Koszalińskiej, 2003, s. 319-324, bibliogr. 9 poz.

108/145
Nr opisu: 0000006310
Impact of decomposition direction on synthesis effectiveness.
[Aut.]: Edward Hrynkiewicz, Dariusz Kania.
W: Programmable devices and systems 2003. (PDS 2003). A proceedings volume from the 6th IFAC Workshop, Ostrava, Czech Republik, 11-13 February 2003. Ed. by: V. Srovnal, K. Vlcek. Oxford : Pergamon Press, 2003, s. 381-386, bibliogr. 17 poz.

dekompozycja ; algorytm ; komputerowe wspomaganie projektowania układów ; VLSI ; FPGA

decomposition ; algorithm ; computer aided circuits design ; VLSI ; FPGA

109/145
Nr opisu: 0000098311
Impact of decomposition direction on synthesis effectiveness.
[Aut.]: Edward Hrynkiewicz, Dariusz Kania.
W: IFAC Workshop on Programmable Devices and Systems. PDS 2003, Ostrava, Czech Republik, February 11th-13th, 2003. Preprints. Ostrava : VSB - Technicka univerzita Ostrava, 2003, s. 144-149, bibliogr. 17 poz.

dekompozycja ; algorytm ; komputerowe wspomaganie projektowania układów ; VLSI ; FPGA

decomposition ; algorithm ; computer aided circuits design ; VLSI ; FPGA

110/145
Nr opisu: 0000006434
Karta interfejsu CAN do komputera IBM PC dla monitorowania sieci CAN w samochodach i przemyśle.
[Aut.]: R. Jan, Edward Hrynkiewicz.
W: Zastosowania magistrali CAN. I Międzynarodowa konferencja naukowo-techniczna, Gliwice, 17-18 września 2003. Gliwice : Ośrodek Badawczo-Rozwojowy Urządzeń Mechanicznych - OBRUM, 2003, s. 25-31, bibliogr. 13 poz. (Szybkobieżne Pojazdy Gąsienicowe. Biuletyn naukowo-techniczny ; nr 1 wyd. spec. 0860-8369)

111/145
Nr opisu: 0000008808
Rekonfigurowalny programem sterowania sterownik przemysłowy. Dynamiczna rekonfiguracja algorytmu sterowania w układzie.
[Aut.]: Edward Hrynkiewicz, Adam Milik.
W: Reprogramowalne układy cyfrowe. RUC'2003. Materiały VI krajowej konferencji naukowej, Szczecin, 8-9 maja 2003. [Szczecin] : [Instytut Informatyki. Politechnika Szczecińska], 2003, s. 215-220, bibliogr. 9 poz.

112/145
Nr opisu: 0000013169   
Rekonfigurowalny sterownik logiczny. Rozprawa doktorska.
[Aut.]: Adam Milik.
Gliwice, 2003, 147 s., bibliogr. 104 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

sterownik programowalny ; układ FPGA ; program sterowania ; rekonfigurowalny sterownik logiczny ; sterownik logiczny ; sterownik PLC

programmable controller ; FPGA system ; control program ; reconfigurable logic controller ; logic controller ; PLC controller

113/145
Nr opisu: 0000006299
Software industrial controller - "soft PLC".
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Adam Milik, K. Zak.
W: Programmable devices and systems 2003. (PDS 2003). A proceedings volume from the 6th IFAC Workshop, Ostrava, Czech Republik, 11-13 February 2003. Ed. by: V. Srovnal, K. Vlcek. Oxford : Pergamon Press, 2003, s. 7-12, bibliogr. 4 poz.

PLC ; grupa rozproszona I/O ; oprogramowanie PLC ; LAD

PLC ; distributed I/O group ; software PLC ; LAD

114/145
Nr opisu: 0000098292
Software industrial controller - "SOFT PLC".
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Adam Milik, K. Zak.
W: IFAC Workshop on Programmable Devices and Systems. PDS 2003, Ostrava, Czech Republik, February 11th-13th, 2003. Preprints. Ostrava : VSB - Technicka univerzita Ostrava, 2003, s. 27-32, bibliogr. 4 poz.

PLC ; grupa rozproszona I/O ; oprogramowanie PLC ; LAD

PLC ; distributed I/O group ; software PLC ; LAD

115/145
Nr opisu: 0000009186
Software'owy Sterownik Przemysłowy.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: II Krajowa Konferencja Elektroniki. KKE'2003, Kołobrzeg, 9-12 czerwca 2003. Materiały konferencji. T. 2. Koszalin : Wydział Elektroniki Politechniki Koszalińskiej, 2003, s. 423-428, bibliogr. 9 poz.

116/145
Nr opisu: 0000013685   
Układy arbitrażu w systemach wieloprocesorowych. Rozprawa doktorska.
[Aut.]: Krzysztof Taborek.
Gliwice, 2003, 150 s., bibliogr. 96 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

system komputerowy ; systemy ze wspólną pamięcią ; system wieloprocesorowy ; układ arbitrażu ; algorytm obsługi zgłoszeń ; FPGA

computer system ; systems with shared memory ; multiprocessing system ; arbitration circuit ; algorithm for handling requests ; FPGA

117/145
Nr opisu: 0000013666   
Usprawnienie wymiany informacji pomiędzy procesorami bitowo-bajtowej jednostki centralnej sterownika programowalnego. Rozprawa doktorska.
[Aut.]: Mirosław Chmiel.
Gliwice, 2003, 193 s., bibliogr. 174 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

sterownik programowalny ; mikroprocesor ; procesor bajtowy ; sterownik PLC ; struktura bitowa ; struktura bajtowa ; jednostka centralna

programmable logic controller ; microprocessor ; byte processor ; PLC controller ; bit structure ; byte structure ; central processing unit

118/145
Nr opisu: 0000009185
Złożona dekompozycja obszarowa zespołu funkcji logicznych z wykorzystaniem diagramów ROBDD.
[Aut.]: Andrzej* Dzikowski, Edward Hrynkiewicz.
W: II Krajowa Konferencja Elektroniki. KKE'2003, Kołobrzeg, 9-12 czerwca 2003. Materiały konferencji. T. 2. Koszalin : Wydział Elektroniki Politechniki Koszalińskiej, 2003, s. 393-398, bibliogr. 9 poz.

119/145
Nr opisu: 0000002511
Impulsowa przetwornica napięcia 42V/14V do samochodów osobowych.
[Aut.]: Jacek Chęciński, Zdzisław Filus, Edward Hrynkiewicz.
W: Pierwsza Krajowa Konferencja Elektroniki. KKE'2002, Kołobrzeg - Dźwirzyno, 10-12.06.2002. Materiały konferencji. T. 1. Koszalin : Wydział Elektroniki Politechniki Koszalińskiej, 2002, s. 307-312, bibliogr. 5 poz.

120/145
Nr opisu: 0000071530
Programmable devices and systems 2001. PDS 2001. A proceedings volume from the 5th IFAC workshop, Gliwice, Poland, 22 - 23 November 2001. Ed. by W. Ciążyński, E. Hrynkiewicz, P. Kłosowski.
Oxford : Pergamon, 2002

121/145
Nr opisu: 0000002505
Rekonfigurowalny programem sterowania sterownik przemysłowy.
[Aut.]: Edward Hrynkiewicz, Adam Milik.
W: Pierwsza Krajowa Konferencja Elektroniki. KKE'2002, Kołobrzeg - Dźwirzyno, 10-12.06.2002. Materiały konferencji. T. 1. Koszalin : Wydział Elektroniki Politechniki Koszalińskiej, 2002, s. 427-432, bibliogr. 8 poz.

122/145
Nr opisu: 0000002509
Sposób analizy programu sterowania w postaci schematu drabinkowego dla małego sterownika programowalnego typu compact.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Janusz* Muszyński.
W: Pierwsza Krajowa Konferencja Elektroniki. KKE'2002, Kołobrzeg - Dźwirzyno, 10-12.06.2002. Materiały konferencji. T. 1. Koszalin : Wydział Elektroniki Politechniki Koszalińskiej, 2002, s. 415-420, bibliogr. 6 poz.

123/145
Nr opisu: 0000000840
A new compact programmable logic controller with integrated programming equipment.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz, Adam Milik.
W: IFAC Workshop on Programmable Devices and Systems. PDS 2001, Gliwice, November 22nd - 23rd, 2001. Preprints. [B.m.] : [b.w.], [2001], s. 107-112, bibliogr. 7 poz.

124/145
Nr opisu: 0000000845
Reconfigurable logic controller architecture, programming, implementation.
[Aut.]: Adam Milik, Edward Hrynkiewicz.
W: IFAC Workshop on Programmable Devices and Systems. PDS 2001, Gliwice, November 22nd - 23rd, 2001. Preprints. [B.m.] : [b.w.], [2001], s. 171-176, bibliogr. 11 poz.

125/145
Nr opisu: 0000001557
Remarks on parallel bit-byte CPU structures of programmable logic controllers.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Proceedings of the International Workshop on Discrete-Event System Design. DESdes'01, Przytok near Zielona Góra, June 27-29, 2001. Ed. by M. Adamski, M. Węgrzyn. Computer Engineering and Electronics Institute. Technical University of Zielona Góra. Zielona Góra : Oficyna Wydaw. Politechniki Zielonogórskiej, 2001, s. 147-152, bibliogr. 5 poz.

126/145
Nr opisu: 0000012595   
Rozwiązania układowe zwiększające skuteczność i wiarygodność testowania połączeń pomiędzy układami urządzeń i systemów cyfrowych. Rozprawa doktorska.
[Aut.]: Adam Kristof.
Gliwice, 2001, 131 s., bibliogr. 98 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

127/145
Nr opisu: 0000003098
Reconfigurable logic controller.
[Aut.]: Edward Hrynkiewicz, Adam Milik.
W: Proceedings of the International Conference on Signals and Electronic Systems. ICSES '2000, Ustroń, Poland, 17-20 October 2000. [Gliwice] : [Institute of Electronics Silesian University of Technology], [2000], s. 471-476, bibliogr. 12 poz.

128/145
Nr opisu: 0000012143   
Efektywne wykorzystanie cyfrowych struktur programowalnych. Rozprawa doktorska.
[Aut.]: Krzysztof* Pucher.
Gliwice, 1999, 129 s., bibliogr. 131 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

129/145
Nr opisu: 0000005321
Usprawnienie wymiany informacji pomiędzy procesorami bitowo-bajtowej jednostki centralnej sterownika programowalnego.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
-Szybkobież. Pojaz. Gąsien. 1999 nr 12, s. 113-124, bibliogr. 8 poz.

130/145
Nr opisu: 0000024808
Concept of a programmable logic controller system.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
W: Programmable devices and systems. PDS'98. International conference, Gliwice, Poland, 24-25.02.1998. Conference proceedings. Gliwice : [b.w.], 1998, s. 65-72, bibliogr. 9 poz.

131/145
Nr opisu: 0000035698
History and aims of PDS'96 Conference.
[Aut.]: Edward Hrynkiewicz.
W: International Conference on Programmable Devices and Systems. PDS'96, Ostrava, Czech Republic, November 26-28, 1996. Conference proceedings. VSB Technical University Ostrava. Department of Electronics and Telecommunication. [B.m.] : [b.w.], 1996, s. 9

132/145
Nr opisu: 0000041888
Logic functions set minimization by reducing of a Boolean space occupated by the generated implicants.
[Aut.]: Edward Hrynkiewicz.
W: International Conference on Programmable Devices and Systems. PDS'96, Ostrava, Czech Republic, November 26-28, 1996. VSB Technical University Ostrava. Department of Electronics and Telecommunication. [B.m.] : [b.w.], 1996, s. 62-68, bibliogr. 6 poz.

133/145
Nr opisu: 0000041878
Remote I/O groups applied in PLCs.
[Aut.]: Edward Hrynkiewicz, Mirosław Chmiel, Andrzej* Nowara.
W: International Conference on Programmable Devices and Systems. PDS'96, Ostrava, Czech Republic, November 26-28, 1996. VSB Technical University Ostrava. Department of Electronics and Telecommunication. [B.m.] : [b.w.], 1996, s. 25-32, bibliogr. 8 poz.

134/145
Nr opisu: 0000037039
An overview of process data access and program execution methods applied in PLCs.
[Aut.]: Mirosław Chmiel, Władysław** Ciążyński, Edward Hrynkiewicz.
W: Programmable devices and systems. PDS'95. International conference, Gliwice, Poland, 9-10.11.95. Conference proceedings. [B.m.] : [b.w.], 1995, s. 159-164, bibliogr. 3 poz.

135/145
Nr opisu: 0000037045
Single board PLC based on PLD.
[Aut.]: Mirosław Chmiel, L. Drewniok, Edward Hrynkiewicz.
W: Programmable devices and systems. PDS'95. International conference, Gliwice, Poland, 9-10.11.95. Conference proceedings. [B.m.] : [b.w.], 1995, s. 173-180, bibliogr. 4 poz.

136/145
Nr opisu: 0000041747   
Tablicowe metody dekompozycji układów kombinacyjnych. Realizacja tych układów na wybranych strukturach PLD. Rozprawa doktorska.
[Aut.]: Dariusz Kania.
Gliwice, 1995, 130 k., bibliogr. 58 poz.
Politechnika Śląska. Wydział Automatyki, Elektroniki i Informatyki. Promotor: dr hab. inż. Edward** Hrynkiewicz

137/145
Nr opisu: 0000088080
About utilization of the PLD resources.
[Aut.]: Krzysztof* Pucher, Edward Hrynkiewicz.
W: Circuit theory and electronic networks. XVII National conference, Wrocław, Polanica Zdrój, September 19-21, 1994. Vol. 1. Ed. by Włodzimierz Wolski. Wrocław : Oficyna Wydaw. Politechniki Wrocławskiej, 1994, s. 187-192, bibliogr. 5 poz. (Prace Naukowe Instytutu Telekomunikacji i Akustyki Politechniki Wrocławskiej ; nr 79 Seria: Konferencje ; nr 25 0324-9344)

138/145
Nr opisu: 0000043559   
Emulator logiczny układów PLD.
[Aut.]: A. Kurkowski, Edward Hrynkiewicz.
-Zesz. Nauk. PŚl., Elektron. 1994 z. 3, s. 197-209, bibliogr. 10 poz.

139/145
Nr opisu: 0000043322
Sterowniki programowalne.
[Aut.]: Mirosław Chmiel, Edward Hrynkiewicz.
-Pomiary Autom. Kontr. 1994 R. 40 nr 5, s. 101-104, bibliogr. 8 poz.

140/145
Nr opisu: 0000088357
JEDEC file generation for EXCEL folded NOR type programmable device.
[Aut.]: Edward Hrynkiewicz, W. Golik.
W: Circuit theory and electronic circuits. Proceedings of the XVI-th national conference, Kołobrzeg, October 26-28, 1993. Vol. 2. Institute of Electronics. Technical University of Koszalin. Koszalin : Institute of Electronics. Technical University of Koszalin, 1993, s. 373-378, bibliogr. 4 poz.

141/145
Nr opisu: 0000052818   
Cyfrowe powielacze częstotliwości przebiegów prostokątnych.
[Aut.]: Edward Hrynkiewicz.
Gliwice : Wydaw. Politechniki Śląskiej, 1992, 122 s., bibliogr. 75 poz.
(Zeszyty Naukowe ; Politechnika Śląska nr 1148 Automatyka ; z. 106)

142/145
Nr opisu: 0000088366
Frequency multiplier based on walsh functions multiplication.
[Aut.]: Edward Hrynkiewicz, I. Rybark.
W: Circuit theory and electronic circuits. XIV national conference, Waplewo, 23-25.10.1991. Vol. 2. Institute of Electronics Fundamentals. Warsaw University of Technology. [B.m.] : [b.w.], 1991, s. 471-476, bibliogr. 5 poz.

143/145
Nr opisu: 0000054651
Powielacz częstotliwości przebiegu prostokątnego zawierający przetworniki c/a i U/f w sprzężeniu zwrotnym licznika rewersyjnego.
[Aut.]: Andrzej* Nowara, Edward Hrynkiewicz.
W: XXIII Międzyuczelniana Konferencja Metrologów. MKM'91, Jachranka k/W-wy 24-27 września 1991. Warszawa : Politechnika Warszawska, 1991, s. 321-326, bibliogr. 3 poz. (Prace Naukowe ; Politechnika Warszawska z. 1 Konferencje ; )

144/145
Nr opisu: 0000063138
Powielanie częstotliwości przebiegu prostokątnego w układach z elementami opóźniającymi.
[Aut.]: Edward Hrynkiewicz.
W: Teoria obwodów i układy elektroniczne. XII Krajowa konferencja, Rzeszów-Myczkowce, 17-20.X.1989. Teksty referatów. T. 2. Rzeszów : Oficyna Wydaw. Politechniki Rzeszowskiej, 1989, s. 229-234, bibliogr. 5 poz.

145/145
Nr opisu: 0000064043   
Obliczanie współczynników szeregu Fouriera przy danych współczynnikach szeregu Walsha.
[Aut.]: Edward Hrynkiewicz.
-Zesz. Nauk. PŚl., Autom. 1988 z. 83, s. 33-42, bibliogr. 9 poz.

stosując format:
Nowe wyszukiwanie