Wynik wyszukiwania
Zapytanie: PROCESOR WIELORDZENIOWY
Liczba odnalezionych rekordów: 5



Przejście do opcji zmiany formatu | Wyświetlenie wyników w wersji do druku | Pobranie pliku do edytora | Przesłanie wyników do modułu analizy | excel | Nowe wyszukiwanie
1/5
Nr opisu: 0000121224
Tytuł oryginału: Multiple-Core PLC CPU implementation and programming
Autorzy: Adam Milik.
Źródło: -J. Circuits, Syst. Comput. 2018 vol. 27 no. 10, art. 1850162 s. 1-7
Impact Factor: 0.939
Punktacja MNiSW: 15.000
p-ISSN: 0218-1266
e-ISSN: 1793-6454
DOI:
Słowa kluczowe polskie: PLC ; LD ; IL ; SFC ; FPGA ; kompilator ; optymalizacja programu sterującego ; programowanie ; wykres przepływu danych ; obliczenia równoległe ; procesor wielordzeniowy
Słowa kluczowe angielskie: PLC ; LD ; IL ; SFC ; FPGA ; compiler ; control program optimization ; programming ; data flow graph ; parallel computation ; multiple-core CPU
Typ publikacji: A
Język publikacji: ENG
Zasieg terytorialny: Z
Afiliacja: praca afiliowana w PŚl.


2/5
Nr opisu: 0000108053
Tytuł oryginału: Accelerating frequency-domain simulations using small shared-memory CPU/GPU cluster.
Autorzy: Tomasz Topa, Artur Noga, Andrzej* Karwowski.
Źródło: W: 2016 21st International Conference on Microwave, Radar and Wireless Communications. MIKON 2016, Krakow, Poland, 9-11 May 2016. Ed. A. Rydosz. Piscataway : Institute of Electrical and Electronics Engineers, 2016, s. 597-600, bibliogr. 11 poz.
ISBN: 978-1-5090-2215-1978-1-5090-2214-4
Liczba arkuszy wydawniczych: 0,5
Bazy indeksujące publikację: Scopus; INSPEC; IEEE Xplore; Web of Science
DOI:
Słowa kluczowe polskie: MoM ; GPU ; CUDA ; procesor wielordzeniowy ; OpenMP
Słowa kluczowe angielskie: MoM ; GPU ; CUDA ; multicore CPU ; OpenMP
Typ publikacji: RK
Język publikacji: ENG
Zasieg terytorialny: Z
Afiliacja: praca afiliowana w PŚl.
Dostęp on-line:


3/5
Nr opisu: 0000096174
Tytuł oryginału: Implementacja metody momentów z wykorzystaniem kart graficznych i procesów wielorodzeniowych.
Autorzy: Andrzej* Karwowski, Artur Noga, Tomasz Topa.
Źródło: W: Krajowa Konferencja Radiokomunikacji, Radiofonii i Telewizji. KKRRiT 2014, Warszawa, 11-13 czerwca, 2014. [Dokument elektroniczny]. Warszawa : Wydaw. Czasopism i Książek Technicznych SIGMA-NOT, 2014, dysk optyczny (CD-ROM) s. 556-558, bibliogr. 7 poz.
Uwagi: CD-ROM stanowi dodatek do czasopisma Przegląd Telekomunikacyjny. Wiadomości Telekomunikacyjne 2014 vol. 87, nr 6
Liczba arkuszy wydawniczych: 0,14
Słowa kluczowe polskie: procesor wielordzeniowy ; karta graficzna ; MoM ; CUDA ; analiza szerokopasmowa
Słowa kluczowe angielskie: multicore processor ; graphics card ; MoM ; CUDA ; broadband analysis
Typ publikacji: RK
Język publikacji: POL
Zasieg terytorialny: K
Afiliacja: praca afiliowana w PŚl.
Lokalizacja Źródła: PŚl. sygn. P. 704


4/5
Nr opisu: 0000061545
Tytuł oryginału: Efektywność programów przeznaczonych do symulacji ciągłych układów dynamicznych, wykorzystujących moduł Parallel Extensions to .NET Framework, uruchamianych na komputerach z procesorami wielordzeniowymi
Autorzy: Dariusz Augustyn, S. Kunc.
Źródło: -Stud. Informat. 2010 vol. 31 nr 3, s. 53-76, bibliogr. 20 poz.
p-ISSN: 1642-0489
Słowa kluczowe polskie: ciągły układ dynamiczny ; moduł Parallel Extension to .NET Framework ; procesor wielordzeniowy ; przetwarzanie zrównoleglone
Słowa kluczowe angielskie: continuous dynamical system ; Parallel Extension to .NET Framework ; multicore processor ; parallel processing
Typ publikacji: A
Język publikacji: POL
Zasieg terytorialny: K
Afiliacja: praca afiliowana w PŚl.
Lokalizacja Źródła: PŚl. sygn. P.4193
Dostęp on-line:


5/5
Nr opisu: 0000063172
Tytuł oryginału: Zarządzanie pamięcią i blokami wątków w obliczeniach równoległych z użyciem architektury CUDA
Autorzy: Jacek Widuch.
Źródło: -Stud. Informat. 2010 vol. 31 nr 4A, s. 75-96, bibliogr. 13 poz.
p-ISSN: 1642-0489
Słowa kluczowe polskie: procesor graficzny ; procesor wielordzeniowy ; pamięć wspólna ; przetwarzanie wielowątkowe ; synchronizacja wątków ; obliczenia równoległe ; mnożenie macierzy
Słowa kluczowe angielskie: graphics processor ; multicore processor ; shared memory ; multithreaded processing ; thread synchronization ; parallel computing ; matrix multiplication
Typ publikacji: A
Język publikacji: POL
Zasieg terytorialny: K
Afiliacja: praca afiliowana w PŚl.
Lokalizacja Źródła: PŚl. sygn. P.4193
Dostęp on-line:


stosując format:
Nowe wyszukiwanie